2019电大年专科计算机组成原理复习考试必考重点【知识点多,都是重点哦

上传人:优*** 文档编号:72161444 上传时间:2019-01-22 格式:DOC 页数:4 大小:55.50KB
返回 下载 相关 举报
2019电大年专科计算机组成原理复习考试必考重点【知识点多,都是重点哦_第1页
第1页 / 共4页
2019电大年专科计算机组成原理复习考试必考重点【知识点多,都是重点哦_第2页
第2页 / 共4页
2019电大年专科计算机组成原理复习考试必考重点【知识点多,都是重点哦_第3页
第3页 / 共4页
2019电大年专科计算机组成原理复习考试必考重点【知识点多,都是重点哦_第4页
第4页 / 共4页
亲,该文档总共4页,全部预览完了,如果喜欢就下载吧!
资源描述

《2019电大年专科计算机组成原理复习考试必考重点【知识点多,都是重点哦》由会员分享,可在线阅读,更多相关《2019电大年专科计算机组成原理复习考试必考重点【知识点多,都是重点哦(4页珍藏版)》请在金锄头文库上搜索。

1、电大计算机组成原理完美版小抄定点数:约定机器中的所有数据的小数点位置是固定不变的。浮点数:数的范围和精度分别表示,小数点的位置随比例因子的不同而在一定范围可以自动浮动的数。浮点数的规格化表示:为了提高数据的表示精度,使其变成这一要求的表示形式;为了使同一个浮点数的表示是唯一的。单总线结构:所有部件都连接到同一总线上,数据可以在任何两个寄存器之间或者在任一个寄存器和ALU之间传送。优点控制电路比较简单,缺点操作速度较慢。双总线结构:两个操作数同时加到ALU运算,只需一次操作控制即可得出运算结果。三总线结构:ALU两个输入端分别由两条总线供给,而ALU输出则与第三条总线相连,其特点是操作时间块。多

2、级存储器体系结构:为了让存储器同时满足容量大、速度快、成本低。高速缓冲存储器:简称cache,是计算机系统中一个高速小容量半导体存储器,作用:为了提高计算机的处理速度。主存储器:用来存放计算机运行期间的大量程序和数据。外存储器:是大容量辅助存储器,如:磁盘、磁带、光盘存储器,其特点是存储容量大,成本低。主存的性能指标:存储容量:一个存储器中可以容纳的存储单元总数,反映存储空间的大小;存取时间:存储器访问时间,指一次读操作命令发出到该操作完成,将数据读出到数据总线上所经历的时间;存储周期:连续启动两次读操作所需间隔的最小时间;存储器带宽:单位时间里存储器所存取的信息量,是衡量数据传输速率的重要技

3、术指标。SRAM双译码方式:采用二级译码:将地址分成x向、y向两部分,第一级进行x向和y向的独立译码,然后在存储阵列中完成第二季的交叉译码。SRAM的优缺点:存取速度快,但存储容量不如DRAM大。DRAM的优缺点:存储容量极大,但需要定期刷新。D与S的不同:增加了行地址锁存器和列地址锁存器;增加了刷新计数器和相应的控制电路;S的存储元是一个具有两个稳定状态的触发器,D的存储元是由一个MOS晶体管和电容器组成的记忆电路。动态存储器为什么需要定时刷新?DRAM存储位元是基于电容器上的电荷量存储,这个电荷量随着时间和温度而减少,因此必须定期地刷新,以保证它们原来记忆的正确信息。刷新方法有:集中式和分

4、散式刷新。ROM:只读存储器,分为掩膜ROM和可编程ROM两类。计算机系统中使用cache存储器的目的是什么?主存与cache的地址映射有哪几种方式,优缺点?Cache是一种高速缓冲存储器,是为了解决CPU和主存之间速度不匹配而采用的一项重要技术,为了提高CPU访问存储器的平均速度。全相联映射方式,优:cache 空间利用率高、命中率高。缺:相联存储器的比较器电路复杂,工作速度较慢;只适用于小容量 cache。直接映射方式,优:比较电路简单,工作速度快;适用于较大容量的 cache,缺:cache中的块冲突较多,块的替换较频繁;cache 空间利用率不高,命中率也不高。组相联映射方式,组相联方

5、式的优点介于全相联方式和直接方式之间,缺点也不如后二者突出,是一种比较平衡的方法。虚拟存储器:只是一个容量非常大的存储器逻辑模型,不是任何实际的物理存储器,构造虚拟内存的目的是扩大主存储器的存储空间并能自行管理和调度。虚地址/逻辑地址:用户编制程序时使用的地址,对应的存储空间称为虚存空间或逻辑地址空间。实地址/物理地址:计算机物理内存的访问地址,其对应的存储空间为物理存储空间或主存空间。再定位:程序进行虚地址到实地址转换的过程。指令:计算机执行某种操作的命令。机器指令:介于微指令与宏指令之间,每一条指令可完成一个独立的算术运算或逻辑运算操作。指令系统:一台计算机中所有机器指令的集合。系列计算机

6、:指基本指令系统相同、基本体系结构相同的一系列计算机。CISC:即复杂指令系统计算机,其指令系统多达几百条。RISC:精简指令系统计算机。指令格式:指令字用二进制代码表示的结构形式,由操作码字段和地址码字段组成。指令字:机器指令的二进制代码序列。指令字长度:一个指令字中包含二进制代码的位数。机器字长:计算机能直接处理的二进制数据的位数,它决定了计算机的运算精度。单字长指令:指令字字长度等于机器字长的指令。等字长指令结构:在一个指令系统中,各种指令字长度总是相等的。RR型指令:访问寄存器的指令格式;SS型指令:访问内存的指令格式;RS型指令:既访问寄存器有访问内存的指令格式。寻址方式:采用地址指

7、定方式时,形成操作数或指令地址的方式。寻址方式分为指令寻址方式(顺序和跳跃寻址方式)和数据寻址方式。一个完善的指令系统包括哪些类型的指令?数据处理、数据存储、数据传送、程序控制四大类指令,具体有数据传送类、算术运算类、逻辑运算类、程序控制类、程序运算类、输入输出类、字符串类、系统控制类指令。精简指令系统的特点:选取使用频率最高的一些简单指令,指令条数少;指令长度固定,指令格式种类少,寻址方式种类少;只有取数/存数指令访问存储器,其余指令的操作都在寄存器之间进行。CPU的四项基本功能:指令控制:程序的顺序控制;操作控制;时间控制:对各种操作实施时间上的定时;数据加工:对数据进行算术运算和逻辑运算

8、处理。CPU的基本组成部件及其功能:控制器:由程序计数器、指令寄存器、指令译码器、时序产生器和操作控制器组成。功能:a从指令cache中取出一条指令,并指出下一条指令在指令cache中的位置;b对指令进行译码或测试,并产生相应的操作控制信号,以便启动规定的动作;c指挥并控制CPU、数据cache和输入/输出设备之间数据流动的方向;运算器:由算术逻辑单元(ALU)、通用寄存器、数据缓冲寄存器DR和状态条件寄存器PSW组成,是数据加工处理部件。功能:a执行所有的算术运算;b执行所有逻辑运算,并进行逻辑测试。CPU周期(机器周期):内存中读取一个指令字的最短时间。时钟周期:节拍脉冲或T周期,它是处理

9、操作的最基本单位。指令周期:取出并执行一条指令的时间。时序信号的作用和体制:计算机的协调动作需要时间标志,而时间标志则是用时序信号来体现的。体制:电位-脉冲制。控制方式:同步、异步、联合控制方式。微程序控制的基本思想:仿照通常的接替程序的方法,把操作控制信号编成所谓的“微指令”存放到一个只读存储器里,当机器运行时,一条有一条的读出这些微指令,从而产生全机所需要的各种操作控制信号,使相应的部件执行所规定的操作。微命令:控制部件通过控制线向执行部件发出的各种控制指令。微操作:执行部件接受微命令后所进行的各种操作。相容(斥)性微操作:指(不能)在同一个CPU周期内可以并行执行的微操作。微指令:在机器

10、的一个CPU周期中,一组实现一定操作功能的微命令的组合。微程序:一条机器指令的功能是许多条微指令组成的序列来实现的,这个微指令序列通常叫做微程序。微指令周期:读出微指令的时间加上执行该微指令的时间。水平型微指令:一次能定义并执行多个微命令的微指令。垂直型微指令:微指令中设置微指令操作码字段采用那个微操作码编译法,由微操作码规定微指令的功能。微程序指令控制器的组成:控制存储器:用来存放现实全部指令系统的微程序;微指令寄存器:用来存放由控制存储器读出的一条微指令信息;地址转移逻辑:承担自动完成修改微地址的任务。机器指令与微指令的关系:一条机器指令所完成的操作划分成若干条微指令来完成,由微指令进行解

11、释和执行;从指令与微指令,程序与微程序,地址与微地址的一一对应关系来看,前者与内存储器有关,后者与控制存储器有关;每个CPU周期对应一条微指令。总线:构成计算机系统的互联机构,多个系统功能部件之间进行数据传送的公共通路。内部总线:CPU内部连接各寄存器及运算部件之间的总线。系统总线:CPU同计算机系统的其他高速功能部件相互连接的总线。I/O总线:中、低速I/O设备之间相互连接的总线。总线带宽:指总线本身所能达到的最高传输速率。总线仲裁:为解决多个主设备同时竞争总线控制权的问题,使用总线仲裁部件,以某种方式选择其中一个主设备做总线下一次主方。系统总线:CPU同计算机系统其他高速功能部件之间互相连

12、接的总线。总线定时:指事件出现在总线上的时序关系。总线的特性:物理、功能、电气、时间特性。中断向量:当CPU相应中断时,由硬件直接产生一个固定的地址,有向量地址指出每个中断源设备写的中断服务入口。DMA方式:一种在数据交换过程中完全有硬件(DMA控制器)实现外设与内存直接交换数据的工作方式。单总线结构:容易扩展成多CPU系统;多总线结构:体现了高、中、低速设备连接到不同的总线上同时进行工作,以提高总线的效率和吞吐量,而且处理器结构的变化不影响高速总线。整个总线分成四个部分:数据传送总线、仲裁总线、中断和同步总线、公用线。简述串行和并行传送的特点,系统总线上的信息传递采用什么方式?当信息采用串行

13、传送时,只有一条传输线,且采用脉冲传送。用并行方式传送二进制信息时,对每个数据位都要一条传输线,系统总线上的信息传送采用并行方式。接口/适配器:实现高速CPU与低速外设之间工作速度上的匹配和同步,并完成计算机和外设之间的所有数据传送和控制。功能:控制、缓冲、状态、转换、整理、程序中断。仲裁策略:采用优先级或公平策略。(集中式仲裁)链式查询方式特点:总线授权信号BG串行地从一个I/O接口传送到下一个I/O接口;链式查询是通过接口的优先级排队电路来实现的。计数定时查询方式特点:可以方便地改变优先次序,但需要以增加线数为代价。独立请求方式:优点:响应时间快、对优先次序的控制相当灵活。总线一次信息传送

14、过程分为哪几个阶段?为何要对信息传递过程制定定时协议?在同步定时协议和异步定时协议中,事件在总线上出现的时刻各是如何确定的?分为五个阶段:请求总线,总线仲裁,寻址,信息传送,状态返回。 为了同步主方,从方的操作必须制订定时协议。在同步协议中出现在总线上的时刻由总线时钟信号来确定,在异步中,后一事件出现在总线上的时刻取决于前一事件的出现。外设与计算机系统总线相连接为什么需要适配器?它保证了外设能用计算机系统特征所需要的形式发送或接收信息,它使得外设与计算机系统并行协调工作。同步定时:协议中,事件出现在总线上的时刻由总线时钟信号来确定,所以总线中包含时钟信号线。特点:适用于总线长度较短、各功能模块

15、存取时间比较接近的情况,这是因为同步方式对任何两个功能模块的通信都给予同样的时间安排。异步定时:协议中后一事件出现在总线上的时刻取决于前一事件的出现,即建立在应答式或互锁机制基础上。优点:总线周期长度可变,不把响应时间强加到功能模块上,因而允许快速和慢速的功能模块都能连接到同一总线上。但以增加总线复杂性和成本为代价。 Visa-free policy brings Chengdu biz, tourism boost. Making national headlines several times, Chengdus 72-hour visa-free policy has attracted wide attention from both Chinese and foreign experts and businessmen since it took effect on Sept 1 last year. The program permits citizens from 51 countries and regions including the United States, Australia, Canada and Japan who have valid visas and flight tickets to a third count

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 资格认证/考试 > 成考

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号