ls160集成计数器

上传人:san****019 文档编号:70158522 上传时间:2019-01-16 格式:PPT 页数:10 大小:573.01KB
返回 下载 相关 举报
ls160集成计数器_第1页
第1页 / 共10页
ls160集成计数器_第2页
第2页 / 共10页
ls160集成计数器_第3页
第3页 / 共10页
ls160集成计数器_第4页
第4页 / 共10页
ls160集成计数器_第5页
第5页 / 共10页
点击查看更多>>
资源描述

《ls160集成计数器》由会员分享,可在线阅读,更多相关《ls160集成计数器(10页珍藏版)》请在金锄头文库上搜索。

1、74LS160 集成计数器, 逻辑符号, 表5.5 74LS160的功能表, 引脚功能说明,D0D3:并行数据输入端 Q0Q3:数据输出端 EP、ET:计数控制端 C:进位输出端 CP:时钟输入端 :异步清除输入端 :同步并行置入控制端,74LS160 集成计数器的应用举例反馈法构成模6计数器的四种方法,例1:反馈置0法,由此可见,N进制计数器可以利用在(N-1)时将 变为 0 的方法构成,这种方法称为反馈置0法。,当计数器计到6 时(状态6出现时间极短),Q2和Q1均为1,使 为0,计数器立即被强迫回到0状态,开始新的循环。,例2:直接清0法,例3:反馈预置法,例4:反馈预置法例二,改进的模

2、 6 计数器,下图所示方法的缺点是工作不可靠。原因是在许多情况下,各触发器的复位速度不一致,复位快的触发器复位后,立即将复位信号撤消,使复位慢的触发器来不及复位,因而造成误动作。,改进的方法是加一个基本RS触发器,如图5.12(a)所示,工作波形见图5.12(b)。当计数器计到 6 时,基本RS触发器置0,使 端为0,该0一直持续到下一个计数脉冲的下降沿到来为止。因此计数器能可靠置0。,改进的模6计数器,管脚图和功能表,三、集成二-五-十进制加法计数器计数器74LS290,.逻辑功能说明,(1)异步置功能; (2)异步置9功能; (3)计数功能,当* *时, CT74LS290处于计数工作状态

3、如下: .计数脉冲由输入,从输出时,构成一 位二进制计数器; .计数脉冲由输入,输出为时, 则构成五进制的计数器。,四、构建任意进制计数器的方法,方法一:反馈清零法,例:用反馈清零法将74160接成六进制计数器,状态图:,注意:0110态是短暂的,不稳定的,不能算作一个稳态,故电路为6进制计数器。,方法二:反馈置数法,例:用反馈置数法将74160接成六进制计数器,状态图:,1)LS是低功耗肖特基,HC是高速COMS;LS的速度比HC略快,HCT输入输出与LS兼容,但是功耗低;F是高速肖特基电路; 2)LS是TTL电平,HC是COMS电平; 3)LS输入开路为高电平,HC输入不允许开路,HC一般都要求有上下拉电阻来确定输入端无效时的电平,LS 却没有这个要求; 4)LS输出下拉强上拉弱,HC上拉下拉相同; 5)工作电压不同:LS只能用5V,而HC一般为2V到6V; 6)电平不同:LS是TTL电平,其低电平和高电平分别为0.8和V2.4,而CMOS在工作电压为5V时分别为0.3V和3.6V,所以CMOS可以驱动TTL,但反过来是不行; 7)驱动能力不同:LS一般高电平的驱动能力为5mA,低电平为20mA;而CMOS的高低电平均为5mA; 8)CMOS器件抗静电能力差,易发生栓锁问题,所以CMOS的输入脚不能直接接电源。,

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 高等教育 > 大学课件

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号