利用msi设计组合逻辑电路实验报告

上传人:bin****86 文档编号:59830306 上传时间:2018-11-12 格式:DOCX 页数:7 大小:18.11KB
返回 下载 相关 举报
利用msi设计组合逻辑电路实验报告_第1页
第1页 / 共7页
利用msi设计组合逻辑电路实验报告_第2页
第2页 / 共7页
利用msi设计组合逻辑电路实验报告_第3页
第3页 / 共7页
利用msi设计组合逻辑电路实验报告_第4页
第4页 / 共7页
利用msi设计组合逻辑电路实验报告_第5页
第5页 / 共7页
点击查看更多>>
资源描述

《利用msi设计组合逻辑电路实验报告》由会员分享,可在线阅读,更多相关《利用msi设计组合逻辑电路实验报告(7页珍藏版)》请在金锄头文库上搜索。

1、为了适应公司新战略的发展,保障停车场安保新项目的正常、顺利开展,特制定安保从业人员的业务技能及个人素质的培训计划利用msi设计组合逻辑电路实验报告实验二利用MSI设计组合逻辑电路1433XXXX一、实验目的:1掌握组合逻辑电路的分析方法,并验证其逻辑功能。2掌握组合逻辑电路的设计方法、并能用最少的逻辑门实现之。3.熟悉示波器与逻辑分析仪的使用。二、实验仪器及器件:1数字电路实验箱、数字万用表、示波器。2器件:74LS00,74LS197,74(转载于:写论文网:利用msi设计组合逻辑电路实验报告)LS138,74LS151。三、实验预习:1复习组合逻辑电路的分析方法。对实验中所选的组合电路写出

2、函数式。2复习组合逻辑电路的设计方法。对实验要求的电路,列出真值表,写出函数式,画出逻辑图,并在图上标明集成块引脚号。四实验原理:见实验书五.实验内容1、数据分配器与数据选择器功能相反。它是将一路信号送到地址选择信号指定的输出。如输入为D,地址信号为A、B、C,可将D按地址分配到八路输出F0、F1、F2、F3、F4、F5、F6、F7。其真值表如表所示。试用3线8线译码器74LS138实现该电路。将74LS197连接成八进制作为电路的输入信号源,将QDQCQB分别与A.、B、C连接,D接模拟开关,静态检测正确后,用示波器观察并记录D=1时,CP、A、B、C及F0-F7的波形。用proteus设计

3、逻辑电路图如下其中,将74LS197的Q3、Q2、Q1作为74LS138的S2、S1、S0输入,G2A、G2B接低电平,G1接高电平。Q1与A相连,Q2与B相连,Q3与C相连,由上图知A0-A7分别为数据分配器的7个输出,而A8-A11为CP、Q1、Q2、Q3的波形,逻辑分析仪显示如下实验由译码器工作原理及数据分配器真值表,将试验箱中芯片由proteus中连接起来,实际图如下示波器显示如下其中,D0至D11分别为CPQ3Q2Q1及F0-F7的输出,虽然顺序不一样,但对比proteus逻辑分析仪,可知该实验成功。综合真值表、proteus和实验示波器,可得最终输出波形图应为2、LU设计,在实验箱

4、上实现用八选一数据选择器151设计一个函数发生器电路它的功能如表所示。待静态测试检查电路工作正常后,进行动态测试。将74LS197连接成十六进制作为电路的输入信号源,用示波器观察并记录CP.、S1、S0、A、B、Y的波形。由上图写出真值表由于8输入74LS151的数据选择只有三个输入,而显然这里有S1S0AB四个变量,因此,需要将其中一个变量设置为数据输入,本实验将B设置为数据输入首先,74LS151的逻辑输出表达式为?+?+?+?+?在这里,观察真值表,令A2=S1D1=D2=D4=BA1=S0D3=D6=1A0=A,D5=?D0=D7=0实验二利用MSI设计组合逻辑电路一、实验目的1、熟悉

5、编码器、译码器、数据选择器等组合逻辑功能模块的功能与使用方法。2、掌握用MSI设计的组合逻辑电路的方法。二、实验仪器1、数字电路实验箱、数字万用表、示波器2、虚拟器件:74LS00,74LS197,74LS138,74LS151三、实验原理中规模的器件,如译码器、数据选择器等,它们本身是为实现某种逻辑功能而设计的,但由于它们的一些特点,我们也可以用它们来实现任意逻辑函数。1、用译码器实现组合逻辑电路译码器试讲每个输入的二进制代码译成对应的输出高、低电平信号,如图所示。图3线-8线译码器74LS138当附加控制门Gs的输出为高电平时,可由逻辑图写出逻辑表达式如下所示。从上式看出,Y0-Y7同时又

6、是S2、S1、S0这三个变量的全部最小项的译码输出。所以这种译码器也叫最小项译码器。如果将S2、S1、S0当做逻辑函数的输入变量,则可利用附加的门电路将这些最小项适当的组合起来,便可产生任何形式的三变量组合逻辑函数。例如可以用3线-8线译码器74LS138实现全加器。列出真值表,其中A、B是加数与被加数,是低位向本位的进位,S为本位和,位是本位向高位的进位。由真值表可得全加器的最小项之和表达式。S?ABCn?ABCn?ABCn?m1m2m4m7令74LS138的输入S2=A,S1=B,S0=Cn,在器输出端附加两个与非门,按上述全加器的逻辑函数表达式连接,计科实现全加器功能。如图2所示。Cn?

7、1?ABCn?1?ABCn?ABCn?ABCn?m3m5m6m7图74LS138实现全加器逻辑图2、用数据选择器实验组合逻辑电路数据选择器的功能是从一组输入数据中选出某一个信号输出,或称为多路开关。如图3为双四选一数据选择器74LS153逻辑图。Y1和Y2为两个独立的输出端,S1和S2为附加控制端用于控制电路工作状态和扩展功能。A1和A0为地址输入端。D10、D11、D12、D13或D20、D21、D22、D23为数据输入端。通过选定不同的地址代码计科从4个数据输入端选出需要的一个,并送到输出端Y。输出逻辑式如下Y1?【A1A0D10?A1A0D11?A1A0D12?A1A0D13】S1其简化

8、真值表如下所示.表274LS153的真值表从上述可知,如果将A1、A0作为两个输入变量,同时令D10、D11、D12、D13为第三个输入变量的适当状态,就可以在数据选择器的输出端产生任何形式的三变量组合逻辑电路,例如可以使用双4选1数据选择器实现二进制全减器。全减器的真值表如下,其中A和B为减数与被减数,为低位像本位的借位,D为本位差,为向高位的借位。图3全减器真值表由真值表可写出全减器的最小项表达式。D?ABBn?ABBn?ABBn?ABBnBn?1?ABBn?AB1?AB0?ABBn设A、B为数据选择器的地址端,即A1?A,A0?B,将D和Bn-1和转换成数据选择器的逻辑函数形式如下。D?

9、A1A0Bn?A1A0Bn?A1A0Bn?A1A0BnBn?1?A1A0Bn?A1A01?A1A00?A1A0Bn将上式与数据选择器逻辑函数比较可得D10?Bn,D11?Bn,D12?Bn,D13?BnD20?Bn,D21?1,D22?0,D23?Bn可得二进制全减器逻辑图如下所示图全减器逻辑图四、实验内容及实验步骤1、数据分配器与数据选择器功能想反。它是将一路信号送到地址选择信号制定的输出。如输入为D,地址信号为A、B、C,可将D按地址分配到八路输出、。其真值表如表4所示。并使用3线-8线译码器74LS138实现该电路。表4数据分配器真值表D接模拟开关,将74LS138附加控制端G1作为数据输入端,即数据D可从G1输入。令G2A?G2B?0,S1S2S3作为地址输入端,作为地址输入端,可将G1送来的数据只能通过A2A1A0所指定的一根输出线反相后送出去。静态检测正确后,用示波器观察并记录D=1时,CP、A、B、C及F0-F7的波形。目的-通过该培训员工可对保安行业有初步了解,并感受到安保行业的发展的巨大潜力,可提升其的专业水平,并确保其在这个行业的安全感。

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 办公文档 > 总结/报告

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号