实验三加法器及译码显示电路07

上传人:ji****n 文档编号:57520909 上传时间:2018-10-22 格式:PPT 页数:6 大小:1.69MB
返回 下载 相关 举报
实验三加法器及译码显示电路07_第1页
第1页 / 共6页
实验三加法器及译码显示电路07_第2页
第2页 / 共6页
实验三加法器及译码显示电路07_第3页
第3页 / 共6页
实验三加法器及译码显示电路07_第4页
第4页 / 共6页
实验三加法器及译码显示电路07_第5页
第5页 / 共6页
点击查看更多>>
资源描述

《实验三加法器及译码显示电路07》由会员分享,可在线阅读,更多相关《实验三加法器及译码显示电路07(6页珍藏版)》请在金锄头文库上搜索。

实验四 加法器及译码显示电路,一、实验目的: 1.掌握二进制加法运算。 2.掌握全加器的逻辑功能。 3熟悉集成加法器及其使用方法。 4.掌握七段译码器和数码管的使用。 二、设计任务 1.基本设计任务 (1)设计一个一位二进制全加器。要求用74LS00,74LS86实现。 (2)设计一个用74LS83实现余3码至8421码的转换电路。 (3)用74LS248和共阴极数码管组成译码显示电路。 三.实验原理(指导书129) 四.实验内容及步骤 1.按基本设计任务与要求设计电路,用Multisim7进行仿真,分析仿真结果。 2.在实验机上安装好电路,检查实验电路无误之后接通电源。,3.测试所设计的全加器的功能并验证表5-8,4.测试所设计转换器功能。表5-7实验前在逻辑图上标出被加数的数值。 实验时通过开关输入余3码,通过观察 发光二极管的状态,验证转换是否正确。 5.在实验内容4的基础上,在进一步完成 译码显示功能。,6.设计一个四位BCD码加法器。满10时即进位。(仿真)画出逻辑图,列出元件清单。,五.实验报告要求及思考题见实验指导书(130页),A 加数 B 被加数 Z 和数 C0 C4进位,4位二进制全加器74LS83管脚图,ADCL型电子技术综合实验箱的基本操作,

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 生活休闲 > 社会民生

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号