数电实验八

上传人:小** 文档编号:57159415 上传时间:2018-10-19 格式:DOC 页数:2 大小:54KB
返回 下载 相关 举报
数电实验八_第1页
第1页 / 共2页
数电实验八_第2页
第2页 / 共2页
亲,该文档总共2页,全部预览完了,如果喜欢就下载吧!
资源描述

《数电实验八》由会员分享,可在线阅读,更多相关《数电实验八(2页珍藏版)》请在金锄头文库上搜索。

1、肖佳 20101060142 数字电路与逻辑设计实验报告1实验八实验八 同步时序逻辑电路的分析同步时序逻辑电路的分析 一、实验目的一、实验目的 熟悉同步时序逻辑电路的一般分析、设计方法 熟悉移位寄存器和同步计数器的逻辑功能二、实验预习二、实验预习 复习触发器的功能、特点和应用 三、实验器材三、实验器材 直流稳压电源、数字逻辑实验箱 74LS00、74LS08、74LS10、74LS86、74LS74、74LS76四、实验内容和步骤四、实验内容和步骤 2.JK2.JK 触发器组成的同步计数器触发器组成的同步计数器 将集成 JK 触发器 74LS76 按图 8-3 接线。A 端接逻辑开关,CP 端

2、接单脉冲, Q1、Q2、Y 端分别接三个发光二极管。设各触发器的初始状态均为“0”(用异 步清零端复位),观察当 A 端分别接“0”和“1”电平时,触发器输出端 Q1、Q2 和电路输出端 Y 的变化情况,并把结果填入自制的表中。根据结果分析 电路输出的变化规律,画出状态转换图,并说明电路的功能。图 8-2 移位寄存 器型计数器(2)肖佳 20101060142 数字电路与逻辑设计实验报告2X12.5 VX22.5 VX32.5 VX42.5 VVCC 5VJ1V1 50 Hz 5 V U174LS00D1A 1B 1Y 2A 2B 2Y GND 3Y3B3A4Y4B4AVCCU274LS74D

3、1D21Q5 1Q61CLR11CLK3 1PR4GND72Q82Q92PR102CLK112D122CLR13VCC14U374LS74D1D21Q5 1Q61CLR11CLK3 1PR4GND72Q82Q92PR102CLK112D122CLR13VCC14VCC5V图 2状态表 CPQ4 Q3 Q2 Q1Q4n+1 Q3n+1 Q2n+1 Q1n+1 000000001 100010011 200110111 301111111 411111110 511101100 611001000 710000000五、思考题五、思考题 总结同步时序逻辑电路的一般分析方法。 答:分析一个时序电路,

4、就是找出给定时序电路的逻辑功能,找出电路的状态答:分析一个时序电路,就是找出给定时序电路的逻辑功能,找出电路的状态 和输出在输入变量和时钟信号作用下的变化规律。和输出在输入变量和时钟信号作用下的变化规律。 时序电路的逻辑功能可以用输出方程、激励方程、和状态方程全面描述。时序电路的逻辑功能可以用输出方程、激励方程、和状态方程全面描述。 因此,只要能写出给定逻辑电路的这三个方程,再根据这三个方程就能求出在因此,只要能写出给定逻辑电路的这三个方程,再根据这三个方程就能求出在 任何给定的输入变量状态和存储电路状态下时序电路的输出和次态。任何给定的输入变量状态和存储电路状态下时序电路的输出和次态。 基本步骤:基本步骤: 1.1.从给定的逻辑图中写出每个触发器的激励方程(每个触发器输入信号的逻辑从给定的逻辑图中写出每个触发器的激励方程(每个触发器输入信号的逻辑 表达式)表达式) 。 2.2.将得到的激励方程代入相应的触发器特征方程,得出每个触发器的状态方程,将得到的激励方程代入相应的触发器特征方程,得出每个触发器的状态方程, 由状态方程求出电路次态。由状态方程求出电路次态。 3.3.根据电路图写出电路的输出方程。根据电路图写出电路的输出方程。

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 商业/管理/HR > 管理学资料

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号