altium,designer,10介绍和原理图及模板设计

上传人:bin****86 文档编号:56672074 上传时间:2018-10-14 格式:DOCX 页数:8 大小:19.06KB
返回 下载 相关 举报
altium,designer,10介绍和原理图及模板设计_第1页
第1页 / 共8页
altium,designer,10介绍和原理图及模板设计_第2页
第2页 / 共8页
altium,designer,10介绍和原理图及模板设计_第3页
第3页 / 共8页
altium,designer,10介绍和原理图及模板设计_第4页
第4页 / 共8页
altium,designer,10介绍和原理图及模板设计_第5页
第5页 / 共8页
点击查看更多>>
资源描述

《altium,designer,10介绍和原理图及模板设计》由会员分享,可在线阅读,更多相关《altium,designer,10介绍和原理图及模板设计(8页珍藏版)》请在金锄头文库上搜索。

1、altium,designer,10altium,designer,10 介绍和原理图及模介绍和原理图及模 板设计板设计篇一:Altium_Designer10 中制作原理图模板及调用1、 新建一个原理图文件; 2、 如图在 Design-DocumentOptions 下,把 Title Block 的选项去掉; 3、 将文件保存为“ .SchDot”格式; 4、 使用 Place-Drawing Tools-Line 绘制出如下图所示界面(根据自身需要) ; 5、 其中“*”的 Text,在其属性中选择与其对应的,如“=Title” ; 6、 Version 和 Others 为自定义的,

2、设置成“=Version” 、 “=Others” ;7、 保存文件并将文件放置到软件安装目录下的Template 下,具体目录在 -Preferences- Data Management-Template 下查看到;8、 在 Tools-Schematic Preerences-General 下将 Defaults 中的 Template 设置成上面自定义 的“.SchDot”文件; 9、 这样在新建 SchDoc 文件时,模板会自动加入;10.模板中文字的添加 (1) 、对于“*”部分,可在 Design-Document Options-Parameters 下找到并添加 (2) 、

3、对于“Version 和 Others”自定义部分,可在Design-Document Options-Parameters 先添加“Version和 Others”变量,再修改内容; 11、模板的设置和去除可以在 Design-Template 中进行。 篇二:Altium Designer 10 PCB 简要设计及其例程Altium Designer 10 PCB 简要设计及其例程 1、 PCB 简要设计 关于对原理图或者说是对整个项目的编译,这一步是为生成网络表,做准备工作,在 project,project options 中打开下图 DRC 规则 对于电气规则方面,我在网上搜索了些注

4、解,以供参考: Violations Associated with Buses 有关总线电气错误的各类型(共 12 项)bus indices out of range 总线分支索引超出范围 Bus range syntax errors 总线范围的语法错误 Illegal bus range values 非法的总线范围值 Illegal bus definitions 定义的总线非法 Mismatched bus label ordering 总线分支网络标号错误排序 Mismatched bus/wire object on wire/bus 总线 / 导线错误的连接导线 / 总线 M

5、ismatched bus widths 总线宽度错误 Mismatched bus section index ordering 总线范围值表达错误 Mismatched electrical types on bus 总线上错误的电气类型 Mismatched generics on bus (first index) 总线范围值的首位错误 Mismatched generics on bus (second index) 总线范围值末位错误 D: violations associated with nets 有关网络电气错误(共 19 项) adding hidden net to s

6、heet 原理图中出现隐藏网络 adding items from hidden net to net 在隐藏网络中添加对象到已有网络中 auto-assigned ports to device pins 自动分配端口到设备引脚 duplicate nets 原理图中出现重名的网络 floating net labels 原理图中有悬空的网络标签 global power-objects scope changes 全局的电源符号错误 net parameters with no name 网络属性中缺少名称 net parameters with no value 网络属性中缺少赋值 ne

7、ts containing floating input pins 网络包括悬空的输入引脚 nets with multiple names 同一个网络被附加多个网络名 nets with no driving source 网络中无驱动源 nets with only one pin 网络只连接一个引脚 nets with possible connection problems 网络可能有连接上的错误signals with multiple drivers 重复的驱动信号 sheets containing duplicate ports 原理图中包含重复的端口 signals with

8、 load 信号无负载 signals with drivers 信号无驱动 unconnected objects in net 网络中的元件出现未连接对象 unconnected wires 原理图中有没连接的导线 E:Violations associated with others 有关原理图的各种类型的错误 (3 项 ) 1、No Error 无错误 2、Object not completely within sheet boundaries 原理图中的对象超出了图纸边框 3、Off-grid object 原理图中的对象不在格点位置 F:Violations associated

9、 with parameters 有关参数错误的各种类型 1、same parameter containing different types 相同的参数出现在不同的模型中 2、same parameter containing different values 相同的参数出现了不同的取值 、Comparator 规则比较 A:Differences associated with components 原理图和 PCB 上有关的不同 ( 共 16 项 ) Changed channel class name 通道类名称变化 Changed component class name 元件类名

10、称变化 Changed net class name 网络类名称变化 Changed room definitions 区域定义的变化 Changed Rule 设计规则的变化 Channel classes with extra members 通道类出现了多余的成员 Component classes with extra members 元件类出现了多余的成员 Difference component 元件出现不同的描述 Different designators 元件标示的改变 Different library references 出现不同的元件参考库 Different type

11、s 出现不同的标准 Different footprints 元件封装的改变 Extra channel classes 多余的通道类 Extra component classes 多余的元件类 Extra component 多余的元件 Extra room definitions 多余的区域定义 B:Differences associated with nets 原理图和 PCB 上有关网络不同(共 6 项) Changed net name 网络名称出现改变 Extra net classes 出现多余的网络类 Extra nets 出现多余的网络 Extra pins in net

12、s 网络中出现多余的管脚 Extra rules 网络中出现多余的设计规则 Net class with Extra members 网络中出现多余的成员 C:Differences associated with parameters 原理图和 PCB 上有关的参数不同(共 3 项) Changed parameter types 改变参数类型 Changed parameter value 改变参数的取值 Object with extra parameter 对象出现多余的参数 这些规则设置有利与查找你在绘制 原理图时出现的问题,同时建议提高必要的规则等级,例如在 violations

13、associated with nets 这个项目栏内,floating net labels 原理图中有悬空的网络标签这项改为 error,这样在你放置网络标号时如果没有放置到电气栅格上时,会自动报警出现提示,有利于发现我们的错误。 对于规则部分,只有不断的编译,查错,随经验的积累,你会调整出自己认为完备的格式。 接下来就是对原理图的 DRC 测试,快捷键位 C+C,project 菜单的第一项即使,如果页面没有弹出 Message 的内容,可在右下角,System 中找到 Message,查阅编译信息,完成编译后将数据导入(来自: 小龙 文档 网:altium,designer,10 介绍

14、和原理图及模板设计)到 PCB 环境中,在菜单中 Design 选项中执行 Updata PCB document to *.PcbDoc 中,显示下图 编译过程显示上图 将 only show Error 打钩,显示下图,主要是因为元器件 J1 没有封装,回到原理图,用快捷键 J+C 找到元件,双击元件,在 footprint 中添加相应的封装, 篇三:Altium Designer 原理图与 PCB 设计及仿真第 8章元件库操作的基本步骤 自己生成一个完整的元器件库的步骤如下: 图 8- 1 元件库操作的基本步骤? ? ? ? ? ? ? 新建元件库文件:创建新的元件库文件,包括元器件原理

15、图库和元器件 PCB 库。 添加新的原理图元件:在元件库中添加新的元器件。 绘制原理图元件:绘制具体的元器件,包括几何图形的绘制和引脚属性编辑。 原理图元件属性编辑:整体编辑元件的属性。 绘制元件的 PCB 封装:绘制元器件原理图库所对应的PCB 封装。 元件检查与报表生成:检查绘制的元器件并生成相应的报表。 产生集成元件库:将元器件原理图库和元器件 PCB 库集合产生集成元件库。 新建与打开元器件原理图库文件图 8- 2 原理图库文件编辑器界面图 8- 3 选择打开文件对话框界面 图 8- 4 释放或安装对话框 熟悉元器件原理图库编辑环境 图 8- 5 【SCH Library】面板图 8- 8 删除重复元件询问框 图 8- 9 重新命名元件对话框

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 办公文档 > 总结/报告

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号