数字电子技术基础4-3

上传人:wm****3 文档编号:51653943 上传时间:2018-08-15 格式:PPT 页数:6 大小:245KB
返回 下载 相关 举报
数字电子技术基础4-3_第1页
第1页 / 共6页
数字电子技术基础4-3_第2页
第2页 / 共6页
数字电子技术基础4-3_第3页
第3页 / 共6页
数字电子技术基础4-3_第4页
第4页 / 共6页
数字电子技术基础4-3_第5页
第5页 / 共6页
点击查看更多>>
资源描述

《数字电子技术基础4-3》由会员分享,可在线阅读,更多相关《数字电子技术基础4-3(6页珍藏版)》请在金锄头文库上搜索。

4.3 组合逻辑电路中的竞争冒险4.3.1 产生的竞争冒险的原因4.3.2 消去竞争冒险的方法4.3 组合逻辑电路中的竞争冒险不考虑门的延时时间考虑门的延时时间,当A=0 B=14.3.1 产生的竞争冒险的原因竞争:当一个逻辑门的两个输入端的信号同时向相反方向变化 ,而变化的时间有差异的现象。冒险:两个输入端的信号取值的变化方向是相反时,如门电路输 出端的逻辑表达式简化成两个互补信号相乘或者相加,由竞争 而可能产生输出干扰脉冲的现象。4.3.2 消去竞争冒险的方法1. 发现并消除互补变量 A B C1&LB = C = 0时为消掉AA,变换逻辑函数式为 )(CABAL+=可能出现竞争冒险。AAF =BCBAACF+=2. 增加乘积项,避免互补项相加 , 当A=B=1时,根据逻辑表达式有CBACL+=当A=B=1时CBACL+=CBACL+=+ ABCCL+=AB0 1 A 0 0 0 1 0 1 1 1 L B C 00 01 11 10 3. 输出端并联电容器 如果逻辑电路在较慢速度下工作,为了消去竞争冒险,可以在输出端并联一电容器,致使输出波形上升沿和下 降沿变化比较缓慢,可对于很窄的负跳变脉冲起到平波的 作用。420pF

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 生活休闲 > 社会民生

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号