混频器编码器的硬件实现

上传人:cjc****537 文档编号:48355260 上传时间:2018-07-14 格式:DOC 页数:25 大小:96.50KB
返回 下载 相关 举报
混频器编码器的硬件实现_第1页
第1页 / 共25页
混频器编码器的硬件实现_第2页
第2页 / 共25页
混频器编码器的硬件实现_第3页
第3页 / 共25页
混频器编码器的硬件实现_第4页
第4页 / 共25页
混频器编码器的硬件实现_第5页
第5页 / 共25页
点击查看更多>>
资源描述

《混频器编码器的硬件实现》由会员分享,可在线阅读,更多相关《混频器编码器的硬件实现(25页珍藏版)》请在金锄头文库上搜索。

1、信号与信息处理专业优秀论文信号与信息处理专业优秀论文 混频器编码器的硬件实现混频器编码器的硬件实现关键词:数字电视关键词:数字电视 机顶盒机顶盒 信源解码器信源解码器 混频器混频器 编码器编码器 硬件设计硬件设计 现场可编程现场可编程 门阵列门阵列摘要:数字电视是继黑白电视和彩色电视后的第三代电视。通过数字高清晰度 电视机顶盒可以使用高清晰度电视收看高清晰度的数字电视节目,也可用现有 的模拟电视收看标准清晰度的数字电视节目,是模拟电视向数字电视过渡的桥 梁。 在我国,对数字有线电视机顶盒的开发具有重要的实际意义。在数字电 视机顶盒的开发研制中,机顶盒硬件的设计是整个开发工作的基础和重要组成 部

2、分,而信源解码器的研制则在机顶盒的硬件设计中处于核心地位。 本论文 完成的任务是设计与实现 MPEG-2 信源解码器中混频器/编码器子系统部分。这 个子系统将来自 OSG 子系统的图形和来自解码视频层的数据进行混合编码,然 后输出 NTSC/PAL/SECAM 制的 RGB/YPbPr,CVBS 或 S 视频信号给电视机或监视器, 也能直接输出数字视频信号给外部编码器。 在文中,先分析混频器/编码器 子系统的实现功能,给出系统结构框图。根据系统结构框图,对混频器/编码器 进行 FPGA 设计。在硬件设计过程中,根据 FPGA 技术的优点,采用数字系统 “自项而下”的设计流程,将整个系统进行功能

3、模块分割并分别实现。所有处 理模块均采用 Vedlog HDL 语言编写,对其中的主要模块都进行了优化设计。设 计的每一步都进行仿真验证,以保证设计的正确性。最后用 EDA 工具综合实现 混频器/编码器。正文内容正文内容数字电视是继黑白电视和彩色电视后的第三代电视。通过数字高清晰度电 视机顶盒可以使用高清晰度电视收看高清晰度的数字电视节目,也可用现有的 模拟电视收看标准清晰度的数字电视节目,是模拟电视向数字电视过渡的桥梁。在我国,对数字有线电视机顶盒的开发具有重要的实际意义。在数字电视机 顶盒的开发研制中,机顶盒硬件的设计是整个开发工作的基础和重要组成部分, 而信源解码器的研制则在机顶盒的硬件

4、设计中处于核心地位。 本论文完成的 任务是设计与实现 MPEG-2 信源解码器中混频器/编码器子系统部分。这个子系 统将来自 OSG 子系统的图形和来自解码视频层的数据进行混合编码,然后输出 NTSC/PAL/SECAM 制的 RGB/YPbPr,CVBS 或 S 视频信号给电视机或监视器,也能 直接输出数字视频信号给外部编码器。 在文中,先分析混频器/编码器子系 统的实现功能,给出系统结构框图。根据系统结构框图,对混频器/编码器进行 FPGA 设计。在硬件设计过程中,根据 FPGA 技术的优点,采用数字系统“自项 而下”的设计流程,将整个系统进行功能模块分割并分别实现。所有处理模块 均采用

5、Vedlog HDL 语言编写,对其中的主要模块都进行了优化设计。设计的每 一步都进行仿真验证,以保证设计的正确性。最后用 EDA 工具综合实现混频器/ 编码器。 数字电视是继黑白电视和彩色电视后的第三代电视。通过数字高清晰度电视机 顶盒可以使用高清晰度电视收看高清晰度的数字电视节目,也可用现有的模拟 电视收看标准清晰度的数字电视节目,是模拟电视向数字电视过渡的桥梁。 在我国,对数字有线电视机顶盒的开发具有重要的实际意义。在数字电视机顶 盒的开发研制中,机顶盒硬件的设计是整个开发工作的基础和重要组成部分, 而信源解码器的研制则在机顶盒的硬件设计中处于核心地位。 本论文完成的 任务是设计与实现

6、MPEG-2 信源解码器中混频器/编码器子系统部分。这个子系 统将来自 OSG 子系统的图形和来自解码视频层的数据进行混合编码,然后输出 NTSC/PAL/SECAM 制的 RGB/YPbPr,CVBS 或 S 视频信号给电视机或监视器,也能 直接输出数字视频信号给外部编码器。 在文中,先分析混频器/编码器子系 统的实现功能,给出系统结构框图。根据系统结构框图,对混频器/编码器进行 FPGA 设计。在硬件设计过程中,根据 FPGA 技术的优点,采用数字系统“自项 而下”的设计流程,将整个系统进行功能模块分割并分别实现。所有处理模块 均采用 Vedlog HDL 语言编写,对其中的主要模块都进行

7、了优化设计。设计的每 一步都进行仿真验证,以保证设计的正确性。最后用 EDA 工具综合实现混频器/ 编码器。 数字电视是继黑白电视和彩色电视后的第三代电视。通过数字高清晰度电视机 顶盒可以使用高清晰度电视收看高清晰度的数字电视节目,也可用现有的模拟 电视收看标准清晰度的数字电视节目,是模拟电视向数字电视过渡的桥梁。 在我国,对数字有线电视机顶盒的开发具有重要的实际意义。在数字电视机顶 盒的开发研制中,机顶盒硬件的设计是整个开发工作的基础和重要组成部分, 而信源解码器的研制则在机顶盒的硬件设计中处于核心地位。 本论文完成的 任务是设计与实现 MPEG-2 信源解码器中混频器/编码器子系统部分。这

8、个子系 统将来自 OSG 子系统的图形和来自解码视频层的数据进行混合编码,然后输出 NTSC/PAL/SECAM 制的 RGB/YPbPr,CVBS 或 S 视频信号给电视机或监视器,也能 直接输出数字视频信号给外部编码器。 在文中,先分析混频器/编码器子系统的实现功能,给出系统结构框图。根据系统结构框图,对混频器/编码器进行 FPGA 设计。在硬件设计过程中,根据 FPGA 技术的优点,采用数字系统“自项 而下”的设计流程,将整个系统进行功能模块分割并分别实现。所有处理模块 均采用 Vedlog HDL 语言编写,对其中的主要模块都进行了优化设计。设计的每 一步都进行仿真验证,以保证设计的正

9、确性。最后用 EDA 工具综合实现混频器/ 编码器。 数字电视是继黑白电视和彩色电视后的第三代电视。通过数字高清晰度电视机 顶盒可以使用高清晰度电视收看高清晰度的数字电视节目,也可用现有的模拟 电视收看标准清晰度的数字电视节目,是模拟电视向数字电视过渡的桥梁。 在我国,对数字有线电视机顶盒的开发具有重要的实际意义。在数字电视机顶 盒的开发研制中,机顶盒硬件的设计是整个开发工作的基础和重要组成部分, 而信源解码器的研制则在机顶盒的硬件设计中处于核心地位。 本论文完成的 任务是设计与实现 MPEG-2 信源解码器中混频器/编码器子系统部分。这个子系 统将来自 OSG 子系统的图形和来自解码视频层的

10、数据进行混合编码,然后输出 NTSC/PAL/SECAM 制的 RGB/YPbPr,CVBS 或 S 视频信号给电视机或监视器,也能 直接输出数字视频信号给外部编码器。 在文中,先分析混频器/编码器子系 统的实现功能,给出系统结构框图。根据系统结构框图,对混频器/编码器进行 FPGA 设计。在硬件设计过程中,根据 FPGA 技术的优点,采用数字系统“自项 而下”的设计流程,将整个系统进行功能模块分割并分别实现。所有处理模块 均采用 Vedlog HDL 语言编写,对其中的主要模块都进行了优化设计。设计的每 一步都进行仿真验证,以保证设计的正确性。最后用 EDA 工具综合实现混频器/ 编码器。

11、数字电视是继黑白电视和彩色电视后的第三代电视。通过数字高清晰度电视机 顶盒可以使用高清晰度电视收看高清晰度的数字电视节目,也可用现有的模拟 电视收看标准清晰度的数字电视节目,是模拟电视向数字电视过渡的桥梁。 在我国,对数字有线电视机顶盒的开发具有重要的实际意义。在数字电视机顶 盒的开发研制中,机顶盒硬件的设计是整个开发工作的基础和重要组成部分, 而信源解码器的研制则在机顶盒的硬件设计中处于核心地位。 本论文完成的 任务是设计与实现 MPEG-2 信源解码器中混频器/编码器子系统部分。这个子系 统将来自 OSG 子系统的图形和来自解码视频层的数据进行混合编码,然后输出 NTSC/PAL/SECA

12、M 制的 RGB/YPbPr,CVBS 或 S 视频信号给电视机或监视器,也能 直接输出数字视频信号给外部编码器。 在文中,先分析混频器/编码器子系 统的实现功能,给出系统结构框图。根据系统结构框图,对混频器/编码器进行 FPGA 设计。在硬件设计过程中,根据 FPGA 技术的优点,采用数字系统“自项 而下”的设计流程,将整个系统进行功能模块分割并分别实现。所有处理模块 均采用 Vedlog HDL 语言编写,对其中的主要模块都进行了优化设计。设计的每 一步都进行仿真验证,以保证设计的正确性。最后用 EDA 工具综合实现混频器/ 编码器。 数字电视是继黑白电视和彩色电视后的第三代电视。通过数字

13、高清晰度电视机 顶盒可以使用高清晰度电视收看高清晰度的数字电视节目,也可用现有的模拟 电视收看标准清晰度的数字电视节目,是模拟电视向数字电视过渡的桥梁。 在我国,对数字有线电视机顶盒的开发具有重要的实际意义。在数字电视机顶 盒的开发研制中,机顶盒硬件的设计是整个开发工作的基础和重要组成部分, 而信源解码器的研制则在机顶盒的硬件设计中处于核心地位。 本论文完成的任务是设计与实现 MPEG-2 信源解码器中混频器/编码器子系统部分。这个子系 统将来自 OSG 子系统的图形和来自解码视频层的数据进行混合编码,然后输出 NTSC/PAL/SECAM 制的 RGB/YPbPr,CVBS 或 S 视频信号

14、给电视机或监视器,也能 直接输出数字视频信号给外部编码器。 在文中,先分析混频器/编码器子系 统的实现功能,给出系统结构框图。根据系统结构框图,对混频器/编码器进行 FPGA 设计。在硬件设计过程中,根据 FPGA 技术的优点,采用数字系统“自项 而下”的设计流程,将整个系统进行功能模块分割并分别实现。所有处理模块 均采用 Vedlog HDL 语言编写,对其中的主要模块都进行了优化设计。设计的每 一步都进行仿真验证,以保证设计的正确性。最后用 EDA 工具综合实现混频器/ 编码器。 数字电视是继黑白电视和彩色电视后的第三代电视。通过数字高清晰度电视机 顶盒可以使用高清晰度电视收看高清晰度的数

15、字电视节目,也可用现有的模拟 电视收看标准清晰度的数字电视节目,是模拟电视向数字电视过渡的桥梁。 在我国,对数字有线电视机顶盒的开发具有重要的实际意义。在数字电视机顶 盒的开发研制中,机顶盒硬件的设计是整个开发工作的基础和重要组成部分, 而信源解码器的研制则在机顶盒的硬件设计中处于核心地位。 本论文完成的 任务是设计与实现 MPEG-2 信源解码器中混频器/编码器子系统部分。这个子系 统将来自 OSG 子系统的图形和来自解码视频层的数据进行混合编码,然后输出 NTSC/PAL/SECAM 制的 RGB/YPbPr,CVBS 或 S 视频信号给电视机或监视器,也能 直接输出数字视频信号给外部编码

16、器。 在文中,先分析混频器/编码器子系 统的实现功能,给出系统结构框图。根据系统结构框图,对混频器/编码器进行 FPGA 设计。在硬件设计过程中,根据 FPGA 技术的优点,采用数字系统“自项 而下”的设计流程,将整个系统进行功能模块分割并分别实现。所有处理模块 均采用 Vedlog HDL 语言编写,对其中的主要模块都进行了优化设计。设计的每 一步都进行仿真验证,以保证设计的正确性。最后用 EDA 工具综合实现混频器/ 编码器。 数字电视是继黑白电视和彩色电视后的第三代电视。通过数字高清晰度电视机 顶盒可以使用高清晰度电视收看高清晰度的数字电视节目,也可用现有的模拟 电视收看标准清晰度的数字电视节目,是模拟电视向数字电视过渡的桥梁。 在我国,对数字有线电视机顶盒的开发具有重要的实际意义。在数字电视机顶 盒的开发研制中,机顶盒硬件的设计是整个开发工作的基础和重要组成部分, 而信源解码器的研制则在机顶盒的硬件设计中处于核心地位。 本论文完成的 任务是设计与实

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 经济/贸易/财会 > 经济学

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号