数字电路集成触发器

上传人:平*** 文档编号:47660880 上传时间:2018-07-03 格式:PPT 页数:17 大小:1.02MB
返回 下载 相关 举报
数字电路集成触发器_第1页
第1页 / 共17页
数字电路集成触发器_第2页
第2页 / 共17页
数字电路集成触发器_第3页
第3页 / 共17页
数字电路集成触发器_第4页
第4页 / 共17页
数字电路集成触发器_第5页
第5页 / 共17页
点击查看更多>>
资源描述

《数字电路集成触发器》由会员分享,可在线阅读,更多相关《数字电路集成触发器(17页珍藏版)》请在金锄头文库上搜索。

1、实验实验 四 触发发器(1)掌握基本RS、JK、D和T触发发器的逻辑逻辑 功能。(2)掌握集成触发发器的使用方法和逻辑逻辑 功能的测测 试试方法。1. 实验实验 目的(3)熟悉触发发器之间间相互切换换的方法。(1)实验设备实验设备 :数字电电子技术实验术实验 箱1台 。(2)实验实验 器件:TTL芯片 74LS112、74LS74、74LS00 、74LS138各两只。2. 实验仪实验仪 器及器件(4)掌握触发发器的应应用 。Evaluation only.Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profi

2、le 5.2.0.0.Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd.Copyright 2004-2011 Aspose Pty Ltd.实验实验 五 触发发器3. 实验实验 原理触发发器具有两个稳稳定状态态,用以表示逻辑逻辑 状态态“1” 和“0”,在一定的外界信号作用下, 可以从一个稳稳定状态态翻转转到另一个稳稳定状态态, 它是一个具有记忆记忆 功能的二进进制信息存储储器件, 是构成各种时时序电电路的最基本逻辑单逻辑单 元。Evaluati

3、on only.Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0.Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd.Copyright 2004-2011 Aspose Pty Ltd.实验实验 五 触发发器3. 实验实验 原理(1)基本RS触发发器Evaluation only.Evaluation only. Created with

4、Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0.Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd.Copyright 2004-2011 Aspose Pty Ltd.实验实验 五 触发发器(2)JK触发发器74LSll2双JK触发发器引脚排列及逻辑逻辑 符号 常用作缓缓冲存储储器、移位寄存器和计计数器。Evaluation only.Evaluation only. Created with A

5、spose.Slides for .NET 3.5 Client Profile 5.2.0.0.Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd.Copyright 2004-2011 Aspose Pty Ltd.实验实验 五 触发发器Evaluation only.Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0.Created wi

6、th Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd.Copyright 2004-2011 Aspose Pty Ltd.实验实验 五 触发发器(3)D触发发器74LS74双D触发发器引脚排列及逻辑逻辑 符号 可用作数字信号的寄存、移位寄存、分频频和波形发发生等。Evaluation only.Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0.Created w

7、ith Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd.Copyright 2004-2011 Aspose Pty Ltd.实验实验 五 触发发器(4)触发发器之间间的互换换T触发发器:当 T=1 时时, ,触发发器具有翻转转功能,即为为 T 触发发器;T=0 时时, 触发发器具有保持功能。 Evaluation only.Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.

8、2.0.0.Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd.Copyright 2004-2011 Aspose Pty Ltd.实验实验 五 触发发器JK触发发器转换为转换为 T、T触发发器 D 触发发器转转成 T触发发器 JK触发发器转转成 D触发发器 (5)触发发器的应应 用触发发器是构成各种时时序电电路最基本的逻辑单逻辑单 元,可构成各种类类型的计计数器和寄存器之类类的控制电电路。Evaluation only.Evaluation on

9、ly. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0.Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd.Copyright 2004-2011 Aspose Pty Ltd.实验实验 五 触发发器4. 实验实验 内容及要求(1)测试测试 JK触发发器74LS112的逻辑逻辑 功能。(a)测试测试 、 的复位、置位功能。自拟拟表格记录记录 之。注:CP接单单脉冲。 (b)

10、测试测试 触发发器的逻辑逻辑 功能。注意:此时时, ;CP接单单次脉冲;且每次测试时测试时 都要将触发发器异步清零或置1。按照右表测试测试 并记录结记录结 果。 (c)将J、K触发发器接成 T触发发器。CP接1kHz连续连续 脉冲;通过过示波器双踪观观察CP和Q的波形,画图图并分析结结果。Evaluation only.Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0.Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.

11、0.0. Copyright 2004-2011 Aspose Pty Ltd.Copyright 2004-2011 Aspose Pty Ltd.实验实验 五 触发发器4. 实验实验 内容及要求(2)测试测试 双D触发发器74LS74的逻辑逻辑 功能。(a)测试测试 、 的复位、置位功能。自拟拟表格记录记录 。注:CP接单单脉冲。 (b)测试测试 触发发器的逻辑逻辑 功能。按照下表进进行测试测试注意:此时时, ;CP接单单次脉冲;且每次测试时测试时 都要将触发发器异步清零或置1。 (c)将D触发发器接成T触发发器。CP接连续连续 脉冲;通过过示波器双踪观观察CP和Q的波形,画图图并分析结结

12、果。Evaluation only.Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0.Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd.Copyright 2004-2011 Aspose Pty Ltd.实验实验 五 触发发器(3) 将74LS112双JK触发发器转换转换 成D触发发器,进进行逻辑逻辑 功能的测试测试 和触发发方式观观察,

13、列表记录记录 。4. 实验实验 内容及要求(4)广告流水灯的设计设计 :该该系统统共有8个灯,其效果始终终是7亮1暗,且这这1暗灯循环环右移或者左移。提示:先应应用74LS112和74LS74中三个触发发器构成异步八进进制加法和减法计计数器;再将输输出QQQ分别别与74LS138(38译码译码 器)的码码端A2A1A0相连连,使译码译码 器相继译码继译码 。画出设计图设计图 ,接电电路,观观察并分析结结果,画出状态转态转 移真值值表,以及译码译码 器的功能表。(5)单单脉冲发发生器实验实验 (选选做) 用74LS74双D型触发发器,设计设计 一个单发单发 脉冲发发生器的实验线实验线 路。 要

14、求将频频率为为Hz的信号脉冲和手控触发发脉冲分别别作为为两个触发发 器的CP脉冲输输入。只要手控脉冲送出一个脉冲,该该脉冲与手控触发发脉 冲的时间长时间长 短无关。Evaluation only.Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0.Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd.Copyright 2004-2011 Asp

15、ose Pty Ltd.实验实验 五 触发发器单发单发 脉冲输输出电电路 试问试问 :能实现单发实现单发 脉冲输输出的原理是什么?画出电电路的输输出时时序波形图图 .下图图是用双JK触发发器组组成的单发单发 脉冲发发生器,以供设计时设计时 参考 。Evaluation only.Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0.Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2

16、011 Aspose Pty Ltd.Copyright 2004-2011 Aspose Pty Ltd.数据记录记录(1)测试测试 74LS112的逻辑逻辑 功能 。(2)测试测试 双74LS74的逻辑逻辑 功能。将J、K触发发器接成 T触发发器; 将D 触发发器接成T触发发器, 并用示波器双踪观观察,记录记录 波形。(4)8流水灯电电路设计设计 ,画出电电路 图图,记录记录 状态转换态转换 表。Evaluation only.Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0.Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd.Copyright 2

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 中学教育 > 教学课件

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号