数电不完全答案

上传人:豆浆 文档编号:4746822 上传时间:2017-08-25 格式:DOC 页数:6 大小:42.50KB
返回 下载 相关 举报
数电不完全答案_第1页
第1页 / 共6页
数电不完全答案_第2页
第2页 / 共6页
数电不完全答案_第3页
第3页 / 共6页
数电不完全答案_第4页
第4页 / 共6页
数电不完全答案_第5页
第5页 / 共6页
点击查看更多>>
资源描述

《数电不完全答案》由会员分享,可在线阅读,更多相关《数电不完全答案(6页珍藏版)》请在金锄头文库上搜索。

1、试题 1、组合数字电路的输入电平采用下面何种设备给出D:EEL-69 实验平台逻辑开关;试题 2、本次实验芯片的供电电源电压为B:5V ;试题 3、本次数字电路实验的 Vcc 是A:单电源;试题 4、具有两个地址输入端的数据选择器,可以产生任何形式的输入变量不大于()的组合逻辑函数B:3;试题 5、用 74LS138 最多能够实现()变量的任意组合逻辑函数B:3;试题 6、一位全加器中的输出“和”与一位全减器中的输出“差”的逻辑表达式有没有区别?B:没有;试题 7、74LS00 的电源端+Vcc 是哪个引脚B:14;试题 8、3-8 线译码器 74LS138 的片选端为什么状态时,译码器才能工

2、作?B:仅当;试题 9、一片 74LS00 芯片有多少个与非门?C: 4 个;试题 10、本次数字电子实验,在试验箱上选择哪一路接线柱C:( +5V、GND) ;11 组合数字电路的输出采用下面何种设备测试D:EEL-69 实验平台发光二极管;12TTL 集成电路输入端若悬空应看作是()电平13、 74LS138 输出端用()逻辑门电路可以实现逻辑函数的最小项之和C:与非;14、芯片 74LS20 逻辑门是D;15、本次数字电子实验,直流电源如何设定?C:选择固定 5V 电源;16、集成电路引脚编号的方法是A:芯片管脚向下缺口向左,左下角第一个管脚开始,逆时针由小到大编号;17、 74LS25

3、3 芯片是D:双 4 选 1 数据选择器;18 本次实验芯片的供电电源电压为B:5V ;19 TTL 集成电路输入端若悬空应看作是()电平A:高;20 用 74LS138 能够实现“ 三个开关控制一个灯”的电路吗?A:能;21、本次数字电路实验的 Vcc 是A:单电源;22、 3-8 线译码器 74LS138 的片选 S1 低电平时,输出 Y7 非Y0 非为C:都为高电平;23、 74LS20 的电源端+Vcc 是哪个引脚B:14;24、 74LS138 输出端用()逻辑门电路可以实现逻辑函数的最小项之和C:与非;二预考核题目试题 1、芯片是()元件A试题 2、使用 74LS112 芯片,8

4、号管脚接在( )孔A:GND;试题 3、74LS112 芯片的触发方式为B:时钟下降沿;试题 4、本次数字电路实验的 Vcc 是( )A:单电源;试题 5、本次实验芯片的供电电源电压为( );B:5V ;试题 6、芯片 74LS30 是()元件C:八输入端与非门;试题 7、组合数字电路的输出采用下面何种设备测试D:EEL-69 实验平台发光二极管;试题 8、本次数字电子实验,直流电源如何设定?C:选择固定 5V 电源;试题 9、74LS112 芯片输出端实现状态翻转时,其中异步置位端 sd 非和异步复位端 Rd 非应接C:( 1, 1) ;试题 10、芯片112 是( )元件C: JK 触发器

5、;11 74LS112 芯片含有( )个 JK 触发器?B:2;12 TTL 集成电路输入端若悬空应看作是( )电平A:高;13 使用 74LS74 芯片,14 号管脚接在( )孔。A:+5V;14 74LS74 芯片的触发方式为A:时钟上升沿;15、使用 74LS112 芯片,16 号管脚接在( )孔.B:+5V;三预考核题目试题 1、利用 74LS160/161 的 RD 清零是( )的。B:异步;试题 2、实验过程中,发现某个输出电平指示灯无论电路状态如何变化,都不显示应有的高低电平状态。此时应该首先考虑的问题是什么?;D:连接导线是否连通?;试题 3、74LS160/161 的清零端

6、RD 接入( )电平时输出可以清零。A:低;试题 4、74LS10 芯片含有( )个 3 输入端与非门?C: 3;试题 5、芯片 74LS160 是( )元件B:10 进制计数器;试题 6、芯片 74LS161 是( )元件;B:16 进制计数器;试题 7、本次实验芯片的供电电源电压为B:5V ;试题 8、驱动 74LS160/161 的时钟动作沿是( )B:时钟上升沿;试题 9、本次数字电路实验的 Vcc 是A:单电源;试题 10、使用 74LS10 芯片,14 号管脚接在( )孔B:+5V;1174LS160/161 芯片实现计数时,其功能端 EP、ET 应接( )B:(1,1) ;12 3-8 线译码器 74LS138 的输出端用( )逻辑门可以实现最小项之和。C:与非;13 本次数字电子实验,在试验箱上选择哪一路接线柱?C:( +5V、GND) ;14 3-8 线译码器 74LS138 的片选端为什么状态时,译码器才能工作?B:仅当 S2 非=0;S3 非=0; S1=1 时15 芯片 74LS10 是( )元件C:三输入端与非门;16 使用 74LS160/161 芯片,16 号管脚接在( )孔A:+5V;17 74LS160/161 的置数端端 LD 接入( )电平时,在有效的时钟到来时可以置数。A:低;.

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 行业资料 > 其它行业文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号