高速pcb仿真优化产品的emc和emi

上传人:j****9 文档编号:46395829 上传时间:2018-06-26 格式:DOC 页数:3 大小:38KB
返回 下载 相关 举报
高速pcb仿真优化产品的emc和emi_第1页
第1页 / 共3页
高速pcb仿真优化产品的emc和emi_第2页
第2页 / 共3页
高速pcb仿真优化产品的emc和emi_第3页
第3页 / 共3页
亲,该文档总共3页,全部预览完了,如果喜欢就下载吧!
资源描述

《高速pcb仿真优化产品的emc和emi》由会员分享,可在线阅读,更多相关《高速pcb仿真优化产品的emc和emi(3页珍藏版)》请在金锄头文库上搜索。

1、摘摘 要:要:简要描述了印制电路板的仿真过程,分析仿真对于设计高质量、高精度 PCB 的重要意义,并在场景产生器的 PCB 板 上使用仿真工具对关键信号(时钟信号)进行信号完整性和 EMC 分析,以及并行信号的串绕问题分析,根据仿真结果调整了 原有设计,从而达到提高了信号质量的目的。关键词:传输线;IBIS 模型;信号完整性;电磁兼容 1前言前言在高速 IC 设计中,随着系统速度和布线密度的提高,信号完整性(SI)、串绕、EMC 问题对于设计高质量的 PCB 板越 来越重要,而在已有的 PCB 板上去分析和发现这些问题是一件非常困难的事情,即使找到了问题,对于一个已完成的 PCB 板要实施有效

2、的解决办法也需要花费大量时间和费用。相比之下,在设计初期和设计过程中就考虑到这些方面的影响的话, 修改同样的问题所花费的时间和金钱要少得多,因此需要寻求一种能够在物理设计完成之前查找、发现并在电路设计过程中 消除或减小这些问题,根据实际物理设计中的各种参数,进行深入细致的分析的方法,仿真就是其中之一。印制电路板仿真有两种:线仿真和板级仿真。线仿真可以根据设计对信号完整性与时序的要求,在布线前帮助设计者调 整元器件布局、规划系统时钟网络以及确定关键线网的端接策略,在布线过程中跟踪设计,随时反馈布线效果;板级仿真通 常在 PCB 设计基本完成之后进行,可以综合考虑如电气、EMC、热性能及机械性能等

3、方面这些因素对 SI 的影响及这些因素 之间的相互影响,从而进行真正的系统级分析与验证,与线仿真相比而言,比较复杂。在还没有开始布线之前进行的线仿真, 称为假设性仿真,这种仿真的目的在于估计各种电路元素的影响,从而为参数设置和布线约束,关键网络的端接策略提供一 定的依据。场景产生器是一块用于数据处理的专用板卡,其时钟频率为 33MHz,信号速度比较快,布线密度较大,要保证系统正常 工作,其 PCB 的设计中必须要解决其信号完整性和 EMC 的问题,本文中,作者使用仿真技术来估计预测可能引起的信号完 整性,串绕以及 EMC 问题,检测已经完成的布线的传输性能,综合多方面考虑,定出合理的布线约束条

4、件,终端匹配策略等。2 仿真流程仿真流程通常印制板的仿真流程如图 1 所示,首先要建立起元器件的仿真模型,然后进行假设性仿真来确定布线过程中需要的参 数设置和一些约束条件,接下来在实际布线过程中随时通过线仿真检查布线的效果,最后在布线基本完成之后进行板级仿真 来检查系统工作的性能。 3 仿真模型仿真模型仿真过程中器件需要有相应的仿真模型,仿真模型的准确性很大程度上就决定了仿真的精度。通常使用的有 IBIS 和 Spice 模型。IBIS 是用来描述 IC 器件的输入、输出和 I/O Buffer 行为特性的文件,并且用来模拟 Buffer 和板上电路系统的相互作用。 在 IBIS 模型里核心的

5、内容就是 Buffer 的模型,因为这些 Buffer 产生一些模拟的波形,仿真器利用这些波形来仿真传输线的影 响。由于 IBIS 描述了 Buffer 的输入和输出阻抗、上升和下降时间以及对于不同情况下的上拉和下拉,工程人员可以利用这个 模型对 PCB 板上的电路系统进行 SI、串扰、EMC 以及时序分析。IBIS 模型与 Spice 模型相比具有计算量较小(通常只有相 应的 SPICE 模型的 1/10 到 1/100)、仿真速度快、无需描述 I/O 单元的内部设计和晶体管制造参数,保密性强,因而易于从 厂商处获得、能够对高速振铃和串扰进行准确精细的仿真、考虑了封装的寄生参数等优点,因此对

6、于场景产生器的 PCB 仿真, 器件的仿真模型选用了 IBIS 模型。IBIS 模型可以从厂家网站上搜索,也可以利用编辑器来生成。要自己建立 IBIS 模型,首先需要获取建立模型必要的信息。 这些信息包括元件封装类型,管腿数目,管腿名称与信号名称的映射关系,器件的供电电压大小,元件的生产厂家等,有了 这些信息以后,作者利用 Hyplinx 的 IBIS 编辑器对场景产生器中所有用到的器件生成了相应的 IBIS 模型,存入元器件库中, 为后面的仿真做好了准备。4 假设性仿真和线仿真假设性仿真和线仿真在假设性仿真之前,印制板上大型器件的位置已经基本确定,如前所述,此时对于以后布线过程中哪些信号需要

7、终端匹 配,使用怎样的终端匹配,以及各种信号的线宽,线距等参数的设置应该确定下来,由于这些参数实际上就是布线的约束条 件,如果指定得不合理,可能使得布线质量不好甚至导致整个过程的返工,对于设计人员来说,浪费了大量的时间和精力, 获得的效果却不尽人意,因此,假设性仿真对于 PCB 设计是非常重要的。 从高速设计的观点来看,所有信号中由于时钟信号通常就是芯片工作的基准频率,许多操作都是在其基础上进行的,如 果时钟都不准确,就谈不上芯片正常工作了,对于这种关键信号的信号完整性应该是仿真首要解决的问题。下面作者选出场 景产生器中具有代表意义的一组时钟信号,进行假设性仿真,来确定这些时钟信号哪些需要采用

8、终端匹配,选择怎样的终端 匹配最适合。 如图 2 所示,芯片 A 为一晶振,其 1,2,3 腿分别给芯片 B,芯片 D,芯片 C 提供相同频率(33MHz)的时钟作为芯片 的工作时钟,可以看出,A、B、C 的位置比较接近,而 D 片与 A 的距离较远,由于这种物理位置差异,时钟驱动端到接收端 的距离不等,时钟线就会有长有短,对于较长的时钟线往往需要通过过孔跳层后才能达到接收端,这样过孔的影响也体现到 了信号中,有的时钟线就很短,如时钟线 1,表层走线,宽度为 8mil(203m)其总长度仅为 306.97mil(7.8mm),有的 时钟线比较短,如时钟线 3,从表层经过孔到中间层走线,宽度为

9、8mil(203m),其总长度为 826.98mil(21mm),而有 的时钟线走得距离就比较长,如时钟线 2,中间层走线,宽度为 10mil(254m),中间总长度为 3394.6mil(86.2mm)。众 所周知,信号从一头到另一头的传输是需要一定时间的,电信号的传输速度可认为接近光速,因此引起的传输延迟时间对于 低速的数字电路,显然关系不大,但对于高速电路就成为了突出的问题,实际上,高速变化的信号在长线中传输时,不仅有 时间延迟,在端点处还会产生反射,造成波形畸变或产生噪声脉冲,导致电路的误动作。传输线的这些振铃、过冲、下冲效 应随着线长度的增加而愈加明显,因此,对于这些长度不等的时钟线

10、应该采用相应的措施来改善其传输的性能。 首先我们对这些时钟信号分别进行仿真,其结果波形出现在仿真器的示波器屏幕上,图 3 中从驱动端 1 和接收端 1的 波形可以看出,由于驱动端和接收端本身相距就很近,连接他们的导线比较平直,信号传输的距离短,驱动端和接收端的波 形基本重叠,说明信号在传输过程中几乎没有什么失真, 因此这种时钟就无需源端或终端匹配就获得了比较好的传输性能。驱 动端 2 到接收端 2的波形,可以清楚的看出,由于信号线变长而引起的信号振铃效应,在这种情况下实际上时钟信号就成 为系统中一个高频噪声源,影响离它很近的信号的传输质量,对这种信号在源端串接一个电阻就可以消除其影响,实际上,

11、 由于数字系统具有一定的抗干扰容量,这种时钟信号的传输质量通常认为还是可以接受的。 但是,随着时钟信号线的进一步加长,传输质量就会进一步恶化,驱动端 3 和接收端 3所测得的波形,二者不仅在时 间上有差异,形状相差也较大,接收端上测得的信号电压还有一个大的过冲和下冲,其幅度很大,以至于接收端在每个周期 会检测到一个多余的时钟边缘即我们通常所说的假时钟,如果这种时钟信号提供给芯片,很可能引起芯片误操作,从而导致 系统整个时序的混乱,如果这种情况发生,PCB 设计就是失败的。波形中的高频成分还很可能是一个非常严重的噪声源,对 其他信号造成影响。因此,我们要给时钟信号加上适合的终端匹配来改善时钟信号

12、线的传输特性,经分析计算,需要在时钟 接收端 3上增加一个并联的 AC 电路,其中电阻为 50,电容为 150pf。现在对这个增加了终端匹配的时钟信号重新仿真。这一次,接收器端口的波形看起来好多了,如图中所示,大部分的过 冲和下冲都已经消除,驱动端和接收端的信号形状差异大大减小了,表明传输质量被促进了,事实上,通过增加电容值还可 以进一步协调波形来消除所有的过冲。通过以上的分析,我们得出以下结论:信号线的长度对传输质量有很大的影响,传输质量随着线的长度增加而变差,对 于过长的信号线,应该采用需要增加源端匹配或终端匹配的办法来改善信号的传输质量。场景产生器中,由于布线密度较大,许多信号线不可避免

13、的需要并行布线,而随着线与线之间的距离越来越近,相互间 的电磁干扰和耦合程度的强度增大了,线串绕问题就越来越突出,串绕有可能引起假时钟,间歇性数据错误等,对邻近信号 的传输质量造成影响,实际上,我们并不需要完全的消除串绕,只要将其控制在系统所能承受的范围之内就达到了目的。由 产生串绕的原理可以知道,缩短并行的线长,增加线与线之间的距离,改变线宽,改变线厚度,减少介电常数,减少电介质 厚度,改变在层间的位置都可以减少串绕的强度。下面我们以场景产生器中的三条并行信号线(如图 4)为例,其中驱动端 A 和接收端 A之间的传输线称为 Aggressor1,B 到 B为 Victim,C 到 C为 Ag

14、gressor2,为了更为清楚地体现串绕的影响,作者通过驱动端 A 和 C 给传 输线输出相同的信号(如一个上升沿),而驱动端 B 不输出任何信号,保持一种静态,Victim 上没有任何信号,如果没有串 绕影响的话,在接收端 B上应该是测不到任何信号的,然而,从图 5 可知,在 B处测得了信号波形的存在,这个信号就是传 输线 Aggressor1 和 Aggressor2 对处于静态的 Victim 所造成的串绕波形。如果 Victim 上有数据信号传输,这个串绕叠加 到原有信号上,就是很可能引起间歇性数据错误。为了减小串绕的影响,我们将信号线的间距从 8 mil(203m)增加到 12 mi

15、l (305m),并且减小信号线与涂敷平面的距离(从原来的 10mil (254m)减小到 5mil(127m)然后重新仿真这些 信号,波形如图 5 所示,可以看出,信号线 Victim 受到的串绕大大降低了。以上从信号完整性和串绕的角度出发,在时域中对信号进行的仿真和调整,通常我们从电磁兼容性即 EMC 的角度出发, 在频域中对信号进行仿真分析,并采取适当措施降低其辐射强度,以达到减小电磁干扰的目的。同样,我们仍然以场景产生器中的关键网络(时钟信号 3)为例,对其增加终端匹配前后的电磁干扰强度进行仿真。当时 钟信号线 3 上没有终端匹配时,仿真的结果如图 6(垂直条的长度显示信号在某个频率上

16、产生的电磁辐射的强度,两条横线 是对辐射程度的 government 限制)所示,可以清楚的看到,信号所产生的噪声从 0Hz 一直延续到 1GHz,范围很宽,信号 每个频率点上的辐射强度是不相同的,有一些频率点上的辐射强度就超出了 government 限制,这意味着信号在这一点上的电 磁干扰已经超出系统所能承受的程度,对于这种情况,应该采取措施降低其辐射水平。在此,我们给时钟线加上如前所述的 AC 终端,重新仿真,注意到,超过 government 限制的频率波已经降低到 government 以下,并且各频率点上的辐射强度有 所下降,信号的整个辐射强度都降低了。这就说明,对于长线传输信号,增加适当的终端匹配网络,不仅改善了信号的传输 特性,也降低了信号的辐射水平,提高了信号的质量。5 板级仿真板级仿真当 PCB 板上的信号线基本完成后,在正式投版给 PCB 制造商之前,通常采用板级仿真对整个系统进行检查,与线仿真 一样,其信号完整性仿真结果显示在示波器中,EMC 分析的结果显示在频谱分析仪中。线仿真是一种在设计早期解决信号完整性和 EM

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 中学教育 > 初中教育

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号