毕业设计:基于FPGA的多功能的数字时钟设计

上传人:绿** 文档编号:46119932 上传时间:2018-06-22 格式:DOC 页数:50 大小:4.23MB
返回 下载 相关 举报
毕业设计:基于FPGA的多功能的数字时钟设计_第1页
第1页 / 共50页
毕业设计:基于FPGA的多功能的数字时钟设计_第2页
第2页 / 共50页
毕业设计:基于FPGA的多功能的数字时钟设计_第3页
第3页 / 共50页
毕业设计:基于FPGA的多功能的数字时钟设计_第4页
第4页 / 共50页
毕业设计:基于FPGA的多功能的数字时钟设计_第5页
第5页 / 共50页
点击查看更多>>
资源描述

《毕业设计:基于FPGA的多功能的数字时钟设计》由会员分享,可在线阅读,更多相关《毕业设计:基于FPGA的多功能的数字时钟设计(50页珍藏版)》请在金锄头文库上搜索。

1、摘摘 要要本设计为一个多功能的数字时钟,具有时、分、秒计数显示功能,以 24 小时循环计数;具有校对功能。 本设计采用 EDA 技术,以硬件描述语言 Verilog HDL 为系统逻辑描述语言设计文件,在 QUARTUSII 工具软件环境下,采用自顶向下的设计方法,由各个基本模块共同构建了一个基于 FPGA 的数字钟。系统由时钟模块、控制模块、计时模块、数据译码模块、显示以及组成。经编译和仿真所设计的程序,在可编程逻辑器件上下载验证,本系统能够完成时、分、秒的分别显示,按键进行校准,整点报时,闹钟功能。关键词:关键词:数字时钟,硬件描述语言,Verilog HDL,FPGAAbstractTh

2、e design for a multi-functional digital clock, with hours, minutes and seconds count display to a 24-hour cycle count; have proof functions function. The use of EDA design technology, hardware- description language VHDL description logic means for the system design documents, in QUAETUSII tools envi

3、ronment, a top-down design, by the various modules together build a FPGA-based digital clock. The main system make up of the clock module, control module, time module, data decoding module, display and broadcast module. After compiling the design and simulation procedures, the programmable logic dev

4、ice to download verification, the system can complete the hours, minutes and seconds respectively, using keys to cleared , to calibrating time. And on time alarm and clock for digital clock.Keywords: digital clock,hardware description language,Verilog HDL,FPGA 目目 录录摘 要.1Abstract.2第一章绪论.11.1.选题意义与研究现

5、状.11.2.国内外研究及趋势.11.3.论文结构.2第二章编程软件及语言介绍.32.1Quarters II 编程环境介绍.32.1.1菜单栏.32.1.2工具栏.82.1.3功能仿真流程.92.2Verilog HDL 语言介.102.2.1什么是 verilog HDL 语言.102.2.2主要功能.11第三章数字化时钟系统硬件设计.133.1系统核心板电路分析.133.2系统主板电路分析.153.2.1时钟模块电路.153.2.2显示电路.153.2.3键盘控制电路.173.2.4蜂鸣电路设计.17第四章数字化时钟系统软件设计.184.1整体方案介绍.184.1.1整体设计描述.184.1.2整体信号定义.194.1.3模块框图.204.2分频模块实现.204.2.1分频模块描述.204.2.2分频模块设计.204.2.3分频模块仿真.214.3计时模块实现.214.3.1 计时模块描述与实现.214.3.2 计时模块仿真.234.4按键处理模块实现.234.4.1按键处理模块描述.234.4.2按键去抖处理模块设计.244.4.3按键模块去抖仿真.

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 学术论文 > 毕业论文

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号