CY7C68013A_数据传输USB

上传人:n**** 文档编号:45470893 上传时间:2018-06-16 格式:PDF 页数:64 大小:969.95KB
返回 下载 相关 举报
CY7C68013A_数据传输USB_第1页
第1页 / 共64页
CY7C68013A_数据传输USB_第2页
第2页 / 共64页
CY7C68013A_数据传输USB_第3页
第3页 / 共64页
CY7C68013A_数据传输USB_第4页
第4页 / 共64页
CY7C68013A_数据传输USB_第5页
第5页 / 共64页
点击查看更多>>
资源描述

《CY7C68013A_数据传输USB》由会员分享,可在线阅读,更多相关《CY7C68013A_数据传输USB(64页珍藏版)》请在金锄头文库上搜索。

1、 CY7C68013A, CY7C68014A CY7C68015A, CY7C68016A EZ-USB FX2LP USB 微控制器高速 USB 外设控制器Cypress Semiconductor Corporation198 Champion CourtSan Jose,CA 95134-1709408-943-2600 Document #: 001-78668 Rev. * Revised : April 25, 2012 EZ-USB FX2LP USB 微控制器高速 USB 外设控制器EZ-USB FX2LP USB 微控制器高速 USB 外设控制器 特性 特性 已验证的 US

2、B 2.0 USB IF 高速模式 (TID # 40460272)单一芯片集成式 USB 2.0 收发器、智能 SIE 和增强型 8051 微处理器适用性、外观和功能与 FX2 兼容可兼容引脚可兼容对象代码可兼容功能 (FX2LP 是超集)超低功耗: ICC 在任何模式下均不超过 85 mA适用于总线和电池供电应用软件: 8051 代码从以下部件中运行:内部 RAM,8051 代码通过 USB 下载内部 RAM,从 EEPROM 加载 8051 代码外部存储器器件 (128 引脚封装)16 KB 的片上代码 / 数据 RAM4 个可编程 BULK、INTERRUPT 和 ISOCHRONOU

3、S 端点缓冲选项: 双重、三重和四立体其他可编程 (BULK/INTERRUPT) 64 字节端点8 位或 16 位外部数据接口智能媒体标准 ECC 生成GPIF (通用可编程接口)直接连接到大多数并行接口可编程波形描述符和配置 寄存器以用来定义波形支持多种就绪 (RDY) 输入和控制 (CTL) 输出集成式工业级标准的增强型 805148 MHz、24 MHz 或 12 MHz CPU 工作频率每个指令周期有 4 个时钟2 个 USART3 个计数器 / 定时器扩展的中断系统2 个数据指针3.3 V 工作电压,5 V 容限输入矢量式 USB 中断和 GPIF/FIFO 中断CONTROL 传

4、输设置和数据部分的单独数据缓冲区集成式 I2C 控制器,运行频率达 100 或 400 kHz4 个集成式 FIFO集成式胶连逻辑和 FIFO 较低系统成本16 位总线自动切换主控或从器件操作使用外部时钟或异步探针易于连接到 ASIC 和 DSP IC 接口可在商业级和工具级温度下使用 (除 VFBGA 以外的所有封装)特性 (仅限 CY7C68013A/14A)特性 (仅限 CY7C68013A/14A)CY7C68014A: 适用于电池供电应用暂停电流: 100 A (典型)CY7C68013A: 适用于非电池供电应用暂停电流: 300 A (典型)适用于 5 个高达 40 GPIO 的无

5、铅封装128 引脚 TQFP (40 GPIO)、100 引脚 TQFP (40 GPIO)、56 引脚 QFN (24 GPIO)、 56 引脚 SSOP (24 GPIO) 和 56 引脚 VFBGA (24 GPIO)特性 (仅限 CY7C68015A/16A)特性 (仅限 CY7C68015A/16A)CY7C68016A: 适用于电池供电应用暂停电流: 100 A (典型)CY7C68015A: 适用于非电池供电应用暂停电流: 300 A (典型)适用于无铅 56 引脚 QFN 封装 (26 GPIO)比 CY7C68013A/14A 多 2 个 GPIO CY7C68013A, C

6、Y7C68014A CY7C68015A, CY7C68016ADocument #: 001-78668 Rev. * page 2 of 64赛普拉斯 EZ-USB FX2LP (CY7C68013A/14A) 是 EZ-USB FX2 (CY7C68013) 低功耗版本, 它是高度集成、 低功耗 USB 2.0 的微 控制器。 通过在单个芯片上集成 USB 2.0 收发器、串行接口引 擎 (SIE)、增强型 8051 微控制器和可编程外设接口,赛普拉斯已创建成本效益解决方案,具有迅速投放市场这一优 势,低功耗可以实现总线供电应用。 技术精湛的 FX2LP 架构提供每秒 53 兆字节以上的

7、数据传输速 率, 支持最大为 USB 2.0 的带宽, 而仍然使用低成本的 8051 型 微控制器,其封装大小为 56 VFBGA (5 mm x 5 mm)。 由于它采 用了 USB 2.0 收发器, 因此 FX2LP 更经济, 体积小于 USB 2.0 SIE 或外部操作的收发器。通过 EZ-USB FX2LP,赛普拉斯智能 SIE (CSS) 可以处理大多数 USB 1.1 和 2.0 硬件协议,解除应用特定功能的嵌入式微控制器的限制, 缩短开发时间以确保 USB 的兼容性。 通用可编程接口 (GPIF) 和主控 / 从器件端点 FIFO (8 位或 16 位数据总线)提供简易的无缝接口

8、,可以与其他通用接口连接, 例如, ATA、UTOPIA、EPP、PCMCIA 和许多 DSP/ 处理器。 FX2LP 消耗的电流低于 FX2 (CY7C68013),具有双倍片上代码 / 数据 RAM,在适用性、外观和功能上与 56、100 和 128 引脚 FX2 一致。该系列定义了 5 个封装: 56 VFBGA、56 SSOP、56 QFN、100 TQFP 和 128 TQFP。 地址 (16)x20 PLL/0.5 /1.0 /2.08051 内核 12/24/48 MHz, 4 个时钟 / 周期I2C VCC1.5kD+D地址 (16)/ 数据总线 (8)FX2LPGPIF CY

9、 智能 USB 1.1/2.0 引擎USB 2.0 XCVR16 KB 随机访问内存4 kB FIFO集成 全速和 另外增加的 I/O (24)ADDR (9)CTL (6)RDY (6)8/16数据 (8)24 MHz 外部 XTAL增强型 USB 内核 简化 8051 代码“ 软配置 ” 易改变固件FIFO 和端点存储器 (主控或从器件操作)高达 96 兆字节 / 秒 突发速率一般 可编程 I/F 至 ASIC/DSP 或总线 标准 (如 ATAPI、 EPP 等)丰富的 I/O 包括两个 USART高性能微控制器 使用标准工具 (带有较低功耗选项)主控全速 连接ECCXCVR高速逻辑框图

10、逻辑框图CY7C68013A, CY7C68014A CY7C68015A, CY7C68016ADocument #: 001-78668 Rev. * page 3 of 64目录目录应用 . 4 功能概述. 4应用 . 4 功能概述. 4 USB 信号速度 .4 8051 微处理器 .4 I2C 总线.4 总线 .4 USB 引导方法 .5 ReNumeration .5 总线供电应用 .5 中断系统 .5 复位和唤醒 .7 程序 / 数据 RAM .8 寄存器地址 .10 端点 RAM .11 外部 FIFO 接口 .12 GPIF .13 ECC 生成 7 . 13 USB 上载和下

11、载 .13 自动指针访问 .13 I2C 控制器 .14 与上一代 EZ-USB FX2 兼容 .14 CY7C68013A/14A 与 CY7C68015A/16A 的区别 14 引脚分配 . 15引脚分配 . 15 CY7C68013A/15A 引脚描述 .22 寄存器摘要 . 30 绝对最大额定值 . 37 工作条件 . 37 热特性 . 37 直流特性 . 38寄存器摘要 . 30 绝对最大额定值 . 37 工作条件 . 37 热特性 . 37 直流特性 . 38 USB 收发器 .38 交流电气特性 . 39交流电气特性 . 39 USB 收发器 .39 程序存储器读取 .39数据存储器读取 .40 数据存储器写入 .41 PORTC 探针特性时序 .

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 电子/通信 > 综合/其它

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号