异步时序逻辑电路设计实验报告

上传人:j****9 文档编号:45174407 上传时间:2018-06-15 格式:DOC 页数:5 大小:104.05KB
返回 下载 相关 举报
异步时序逻辑电路设计实验报告_第1页
第1页 / 共5页
异步时序逻辑电路设计实验报告_第2页
第2页 / 共5页
异步时序逻辑电路设计实验报告_第3页
第3页 / 共5页
异步时序逻辑电路设计实验报告_第4页
第4页 / 共5页
异步时序逻辑电路设计实验报告_第5页
第5页 / 共5页
亲,该文档总共5页,全部预览完了,如果喜欢就下载吧!
资源描述

《异步时序逻辑电路设计实验报告》由会员分享,可在线阅读,更多相关《异步时序逻辑电路设计实验报告(5页珍藏版)》请在金锄头文库上搜索。

1、异步时序逻辑电路的设计异步时序逻辑电路的设计1.1.实验目的实验目的熟悉并掌握脉冲异步逻辑电路的分析方法,加深对异步时序 逻辑电路的理解,掌握时序逻辑电路的设计方法及如何消除临界 竞争。2.2.实验器材实验器材 二输入与非门 74LS00反向器 74LS04 三输入与非门 74LS103.3.实验内容实验内容用电平异步时序逻辑电路实现下沿触发的 D 触发器 典型输入时间图如下:X2(CP)X1(D)Z(Q) 2615716343167558454.4.实验步骤实验步骤建立原始流程表按照输入信号的变化进行时间的划分,由题意可 知设立 8 中不同状态,见上图 画出原始流程表:激励状态及输出 X2X

2、1状态00011110 1/02/0D/d3/0 21/0/04/0d/d 31/0d/d4/0/0 4d/d5/d/03/0 58/1/16/1D/d 6d/d5/1/17/1 71/dd/d6/1/1 8/15/1d/d7/1 化简流程表2Y 3YY 42,52,5Y 5NNNN 6NNNNYY2Y101 017NNNNYN 8NNNNYYN 1234567画出状态合并图:选择最小闭覆盖(231)(4)(568)(7)并且用 ABCD 分别 表示: 画出状态相邻图;ADBC12387 456ADCBY2Y1X2X1Y2Y1X2X1X2X1Y2Y1状态编码设二次状态用 y2y1 表示,用 0

3、0,01,11,10 分别表示 A,B,C,D 四种状态,最简二进制流程表如图; 激励函数/Y2Y1 和输出 Z二次状态 Y2Y1X2X1=00X2X1=01X2X1=11X2X1=10 0000/000/001/000/0 01Dd/d11/d01/000/0 1111/111/111/110/1 1000/ddd/d11/110/1画出卡诺图并求出激励函数和输出函数; Y2;00011110000000 01d100 111111 100d11Y2=122221y xx yx yY1;00011110000010 01d110 111110 100010Y1=21211 1x yx xy xZ00011110000000 01dd00ZY1YX111111 10d111Z=y2;根据激励函数和输出函数画出电路图:按照电路图连接号电路,并且验证结果是否与设计相符。5.5.实验体会实验体会通过这次实验,了解了异步的相关知识,懂得了异步电路的 处理办法。提高了自己在电路方面的技能。1&

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 生活休闲 > 科普知识

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号