计算机组成原期末考试复习题,样卷,练习题(含答案)

上传人:woxinch****an2018 文档编号:38984012 上传时间:2018-05-10 格式:DOC 页数:11 大小:700.50KB
返回 下载 相关 举报
计算机组成原期末考试复习题,样卷,练习题(含答案)_第1页
第1页 / 共11页
计算机组成原期末考试复习题,样卷,练习题(含答案)_第2页
第2页 / 共11页
计算机组成原期末考试复习题,样卷,练习题(含答案)_第3页
第3页 / 共11页
计算机组成原期末考试复习题,样卷,练习题(含答案)_第4页
第4页 / 共11页
计算机组成原期末考试复习题,样卷,练习题(含答案)_第5页
第5页 / 共11页
点击查看更多>>
资源描述

《计算机组成原期末考试复习题,样卷,练习题(含答案)》由会员分享,可在线阅读,更多相关《计算机组成原期末考试复习题,样卷,练习题(含答案)(11页珍藏版)》请在金锄头文库上搜索。

1、一、单项选择题 1、下列数中最大的数是( ) 。 A、 (10011001)2 =153 B、 (227)8 =151C、 (98)16 =152 D、 (152)10 2、在小型或微型计算机里,普遍采用的字符编码是( ) 。 A、 BCD 码 B、 16 进制 C、 格雷码 D、 ASC码 3、在下列机器数( )中,零的表示形式是唯一的。 A、原码 B、补码 C、反码 D、原码和反码 4、假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校验的字符码是 ( ) 。 A、11001011 B、1101011 C、1100 D、11001001 5、在 CPU 中,跟踪后继指令地址的寄存器是(

2、 ) 。 A、指令寄存 B、程序计数器 C、地址寄存器 D、状态条件寄存器 6、EPROM 是指( ) 。 A、读写存储器 B、只读存储器 C、可编程的只读存储器 D、光擦除可编程的只读存储器 7、堆栈寻址方式中,设 A 为累加器,SP 为堆栈指示器,MSP 为 SP 指示的栈顶 单元。如果进栈操作的动作顺序是(A)MSP,(SP) 1SP。那么出栈操 作的动作顺序应为( ) 。 A、(MSP)A,(SP)+1SP B、(MSP)A, (SP)1SP C、(SP1)SP,(MSP)A D、 (SP)+1SP,(MSP)A 8、在主存和 CPU 之间增加 cache 存储器的目的是( ) 。 A

3、、增加内存容量 B、提高内存可靠性 C、解决 CPU 和主存之间的速度匹配问题 D、增加内存容量,同时加快存取 速度 9、CPU 主要包括( ) 。 A、控制器 B、控制器、 运算器、cache C、运算器和主存 D、控制器、ALU 和主存 10、设变址寄存器为 X,形式地址为 D, (X)表示寄存器 X 的内容,变址寻址方 式的有效地址为( ) 。 A、EA=(X)+D B、EA=(X)+(D) C、EA=(X)+D) D、EA=(X)+(D) 11、信息只用一条传输线 ,且采用脉冲传输的方式称为( ) 。 A、串行传输 B、并行传输 C、并串行传输 D、分时传输 12、下述 I/O 控制方

4、式中,主要由程序实现的是( ) 。 A、PPU(外围处理机)方式 B、中断方式 C、DMA 方式 D、通道方式 13、系统总线中地址线的功能是( ) 。 A、用于选择主存单元地址 B、用于选择进行信息传输的设备C、用于选择外存地址 D、用于指定主存和 I/O 设备接口电路的地址 14、CRT 的分辨率额为 10241024,颜色深度为 8 位,则刷新存储器的存储容 量是( ) 。 A、2MB B、1MB C、8MB D、1024B 15、某一 SRAM 芯片,其容量为 5128 位,考虑电源端和接地端,该芯片引出 线的最小数目应为( ) 。 A、23 B、25 C、50 D、191、若十进制数

5、为 37.25,则相应的二进制数是( ) 。 (A)100110.01 (B)110101.01 (C) 100101.1 (D) 100101.01 2、若x反=1.1011,则 x= (A)-0.0101 (B)-0.0100 (C)0.1011 (D)-0.1011 3、某机器字长 16 位,含一位数符,用补码表示,则定点小数所能表示的最小 正数是( ) 。 (A)2-15 (B)216 (C)2-1 (D)1-2-15 4、若采用双符号位补码运算,运算结果的符号位为 10,则() 。 (A)产生了负溢出(下溢) (B)产生了正溢出(上溢) (C)运算结果正确,为负数 (D)运算结果正确

6、,为正数 5、在用比较法进行补码一位乘法时,若相邻两位乘数 yiyi+1 为 01 时,完成的 操作是( ) 。 (A)无 (B)原部分积+X补 ,右移一位 (C)原部分积+-X补 ,右移一位 (D)原部分积+Y补 ,右移一位 6、堆栈指针 SP 的内容是( ) 。 (A)栈顶地址 (B)栈底地址 (C)栈顶内容 (D)栈底内容 7、在寄存器间接寻址方式中,操作数是从( ) 。 (A)主存储器中读出 (B)寄存器中读出 (C)磁盘中读出 (D)CPU 中读出 8、在微程序控制器中,一条机器指令的功能通常由( ) 。 (A)一条微指令实现 (B)一段微程序实现 (C)一个指令码实现 (D)一个条

7、件码实现 9、在串行传输时,被传输的数据( ) (A) 在发送设备和接受设备中都是进行串行到并行的变换 (B)在发送设备和接受设备中都是进行并行到串行的变换 (C)发送设备进行串行到并行的变换,在接受设备中都是进行并行到串行的 变换 (D) 发送设备进行并行到串行的变换,在接受设备中都是进行串行到并行的 变换 10、系统总线是指( ) 。 (A) 运算器、控制器和寄存器之间的信息传送线 (B)运算器、寄存器和主存之间的信息传送线 (C)运算器、寄存器和外围设备之间的信息传送线 (D) CPU、主存和外围设备之间的信息传送线 11、计算机系统中的存贮器系统是指( ) 。 (A) RAM 存贮器

8、(B) ROM 存贮器 (C) 主存贮器 (D) cache、主存贮器和外存贮器 12、中断向量地址是( ) 。 (A)子程序入口地址 (B) 中断服务例行程序入口地址 (C)中断服务例行程序入口地址的指示器 (D)中断返回地址 13、某计算机字长 32 位,其存储容量为 4MB,若按半字编址,它的寻址范围 是( ) 。(A) 4MB (B)2MB (C)2M (D)1M 14、CRT 的分辨率为 10241024 像素,像素的颜色数为 256,则刷新存储器的 容量为( ) 。 (A)512KB (B)1MB (C)256KB (D)2MB 15、为了便于实现多级中断,保存现场信息最有效的办法

9、是采用( ) 。 (A)通用寄存器 (B)堆栈 (C)存储器 (D)外存设计题 1用 2K4 位/片的 RAM 存储器芯片设计一个 8KB 的存储器,设 CPU 的地址总线为 A12A0(低) ,数据总线为 D7D0(低) ,由 线控制读写。 (1)该存储器需要多少片 2K4 位/片的存储器芯片。 (2)请设计并画出该存储器的逻辑图。2图 1 所示的处理机逻辑框图中,有两条独立的总线和两个独立的存贮器。已知指令存贮 器 IM 最大容量为 16384 字(字长 18 位) ,数据存贮器 DM 最大容量是 65536 字(字长 16 位) 。各寄存器均有“打入” (Rin)和“送出” (Rout)

10、控制命令,但图中未标出。图 1 设处理机指令格式为:17 10 9 0OP X加法指令可写为“ADD X(R1)”。其功能是(AC0) + (Ri) + X) AC1,其中(Ri)+ X)部分通过寻址方式指向数据存贮器,现取 Ri为 R1。 试画出 ADD 指令从取指令开始到执行结束的操作序列图,写明基本操作步骤和 相应的微操作控制信号。(12 分)(1)共需 8 片(2)如下逻辑图解:加法指令“ADD X(Ri) ”是一条隐含指令,其中一个操作数来自 AC0,另一个操作数 在数据存贮器中,地址由通用寄存器的内容(Ri)加上指令格式中的 X 量值决定,可认为 这是一种变址寻址。因此,指令周期的

11、操作流程图如图 B3.4,相应的微操作控制信号列在 框图外。 图图 B3.4请解释下列的名词: 1.微程序微程序: 一条机器指令编写成一段微程序。每一个微程序包含若干条微指令,每 一条微指令对应一条或多条微操作2.2. 指令周期指令周期: : 执行一条指令所需要的时间,一般由若干个机器周期组成,是从取指 令、分析指令到执行完所需的全部时间。3.3. CISC:CISC: 复杂指令计算机, 指采用一整套计算机指令进行操作的计算机。4.4. 微命令微命令: : 控制部件通过控制线向执行部件发出各种控制命令 。在微指令的控制字段中,每一位代表一个微命令。5.5. 并行传输并行传输: : 传输中有多个

12、数据位同时在设备之间进行的传输.6.6. 存储器带宽存储器带宽: : 单位时间里存储器所存取的信息量7.7. RISC:RISC: 简指令集计算机, 指令数目和寻址方式都做了精简,使其实现更容易,指令并行执行程度更好,编译器的效率更高8.8. 中断向量地址中断向量地址: : 存储中断向量的存储单元地址,中断服务例行程序入口地址 的指示器。9全相联映像全相联映像: :指内存和 cache 接固定相同的大小进行分块。10中断向量:中断向量:中断服务程序的入口地址11总线:总线:是是计算机计算机各种功能部件之间传送信息的公共通信干线,是各部门共各种功能部件之间传送信息的公共通信干线,是各部门共 享的

13、传输介质。享的传输介质。12微操作:微操作:在微程序控制中,执行部门接受微程序指令进行的操作在微程序控制中,执行部门接受微程序指令进行的操作问答题问答题:1. 简述微程序控制器的组成及各组成部分的功能。 答:组成:它主要由控制存储器、微指令寄存器和地址转移逻辑三大部分功能:控制存储器:用来存放实现全部指令系统的微程序,它是一种只读存储器。一旦微程序固化,机器运行时则只读不写。其工作过程是:每读出一条微指令,则执行这条微指令;接着又读出下一条微指令,又执行这一条微指令。微指令寄存器用来存放由控制存储器读出的一条微指令信息。其中微地址寄存器决定将要访问的下一条微指令的地址,而微命令寄存器则保存一条

14、微指令的操作控制字段和判别测试字段的信息。微指令由控制存储器读出后直接给出下一条微指令的地址,地址转移逻辑就承担自动完成修改微地址的任务。 2. Cache 与主存之间的地址映像方法有哪几种?各有何特点? 答:映像方式有直接映像,全相联映像,组相联映像三种。直接映像是每个主存块只能放到一个唯一对应的 Cache 块中,实现简单但 Cache 利 用率低;全相联映像是每个主存块可以放到任何一个 Cache 块中,最灵活但实现的成本代 价最大;组相联映像时每个主存块唯一对应一个 cache 组,但可放到组内任何一个块中, 是前两种方式的折中。 3. 某机有五个中断源,按中断响应的优先顺序由高到低为 L0,L1,L2,L3,L4, 现要求优先顺序改为 L3,L2,L4,L0,L1,写出各中断源的屏蔽字。中断源屏蔽字 0 1 2 3 4L0 L1 L2 L3 L44.简述 I/O 指令对外设的统一编址和单独编址的两种编址方式。答:在统一编址方式中,外围设备中的控制寄存器、数据寄存器和状态寄存 器被视为与内存单元一样,将它们和内存单元联合在一起编排地址,在单独编 址方式中,为外围设备的每个寄存器分配端口地址,它们与内存地址相互独

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 中学教育 > 高中教育

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号