模块七 十进制可逆计数器

上传人:kms****20 文档编号:37972310 上传时间:2018-04-25 格式:DOC 页数:7 大小:95.50KB
返回 下载 相关 举报
模块七 十进制可逆计数器_第1页
第1页 / 共7页
模块七 十进制可逆计数器_第2页
第2页 / 共7页
模块七 十进制可逆计数器_第3页
第3页 / 共7页
模块七 十进制可逆计数器_第4页
第4页 / 共7页
模块七 十进制可逆计数器_第5页
第5页 / 共7页
点击查看更多>>
资源描述

《模块七 十进制可逆计数器》由会员分享,可在线阅读,更多相关《模块七 十进制可逆计数器(7页珍藏版)》请在金锄头文库上搜索。

1、1模快七模快七 十进制可逆计数器的设计十进制可逆计数器的设计课时安排:理论 2 课时,实训 14 课时(电路设计仿真 2 课时,电路装配调试 12 课时)8.18.1 教学目的要求教学目的要求8.1.1 掌握十进制可逆计数器设计方案和方案论证的方法;8.1.2 掌握十进制可逆计数器的设计方法;8.1.3 熟悉编码器、译码器、数码管的使用;8.1.4 学会电路的安装、焊接和调试方法。8.28.2 教学重点教学重点 十进制可逆计数器的方案设计及方案论证。8.38.3 教学难点教学难点 十进制可逆计数器的设计及参数计算。8.48.4 教学内容教学内容8.4.1 十进制可逆计数器的方案设计及方案论证。

2、 ;8.4.2 十进制可逆计数器的设计及参数计算;8.4.3 编码器、译码器、数码管的使用;8.4.4 十进制可逆计数器的组装及功能调试。新课引入:模块题目:十进制可逆计数器的设计模块题目:十进制可逆计数器的设计设计要求:1、可实现十进制计数的功能。2、可逆计数器:计数规律可按加法计数规律计数,也可按减法计数规律计数,由控制端决定。设计思路设计思路计数器是用来累计时钟脉冲(CP 脉冲)个数的时序逻辑部件。它是数字系统中用途最广泛的基本部件之一,几乎在各种数字系统中都有计数器。它不仅可以计数,还可以对 CP 脉冲分频,以及构成时间分配器或时序发生器,对数字系统进行定时、程序控制操作。此外,还能用

3、它执行数字运算。1、 计数器的特点:在数字电路中,把记忆输入 CP 脉冲个数的操作叫做计数,能实现计数状态的电子电路称为计数器。2特点为(1)该电路一般为 Moore 型电路,输入端只有 CP 信号。(2)从电路组成看,其主要组成单元是时钟触发器。2、 计数器分类1)按 CP 脉冲输入方式分类按 CP 脉冲输入方式,计数器分为同步计数器和异步计数器两种。同步计数器:计数脉冲引到所有触发器的时钟脉冲输入端,使应翻转的触发器在外接的 CP 脉冲作用下同时翻转。异步计数器:计数脉冲并不引到所有触发器的时钟脉冲输入端,有的触发器的时钟脉冲输入端是其它触发器的输出,因此,触发器不是同时动作。 2)按计数

4、增减趋势分类按计数增减趋势,计数器分为加法计数器、减法计数器和可逆计数器三种。加法计数器:计数器在 CP 脉冲作用下进行累加计数(每来一个 CP 脉冲,计数器加 1)。减法计数器:计数器在 CP 脉冲作用下进行累减计数(每来一个 CP 脉冲,计数器减 1)。可逆计数器:计数规律可按加法计数规律计数,也可按减法计数规律计数,由控制端决定。3)按数制分类按数制分为二进制计数器和非二进制计数器(一般为 BCD 码十进制计数器)两类。二进制计数器:按二进制规律计数。最常用的有四位二进制计数器,计数范围从 0000 到 1111。如例 5.1 中所示电路就是同步四位二进制加法计数器;例 5.4中所示电路

5、为异步四位二进制减法计数器。 BCD 码十进制计数器:按二进制规律计数,但计数范围从 0000 到 1001。如例 12.2 中所示电路为同步 BCD 码十进制加法计数器。4)按计数器中使用的开关元件分类分为 TTL 计数器和 CMOS 计数器。 设计方案设计方案在十进制计数体制中,每位数都可能是 0,1,2,9 十个数码中的任意一个,且“逢十进一” 。根据计数器的构成原理,必须由四个触发器的状态来表3示一位十进制数的四位二进制编码。而四位编码总共有十六个状态。所以必须去掉其中的六个状态,至于去掉哪六个状态,可有不同的选择。这里考虑去掉10101111 六个状态,即采用 8421BCD 码的编

6、码方式来表示一位十进制数。 8.5.1 8421BCD 码异步十进制加计数器: 用 JK 主从触发器组成的一位异步十进制加计数器如图所示。1.电路结构: 由四个 JK 主从触发器组成,其中 FF0 始终处于计数状态。Q0 同时触发 FF1 和 FF3,Q3 反馈到 J1,Q2Q1 作为 J3 端信号。 2.工作原理 (1)工作波形分析法由逻辑图可知,在 FF3 翻转以前,即从状态 0000 到 0111 为止,各触发器翻转情况与异步二进制递增计数器相同。第八个脉冲输入后,四个触发器状态为 1000,此时 Q30,使下一个 FF0 来的负阶跃电压不能使 FF1 翻转。因而在第十个脉冲输入后,触发

7、器状态由 1001 变为 0000,而不是 1010,从而使四个触发器跳过 10101111 六个状态而复位到原始状态 0000,其工作波形如图 8(b)所示。当第十个脉冲作用后,产生进位输出信号 C0=Q3Q0。 4(2)状态方程分析法: 首先列出各触发器驱动方程: 触发器在异步工作时,若有 CP 触发沿输入,其状态由特征方程确定,否则维持原态不变。这时触发器的特征方程可变为 Qn+1=(JQn+KQn)CP+QnCP,其中CP1 表示有 CP 触发沿加入,CP0 表示没有 CP 触发沿加入。所以可以写出以下状态方程: 根据以上状态方程,即可列出计数器的状态转移表,如表 8.5.1 所示。表

8、8.5.1 异步十进制加计数器的状态转移表以上两种方法均表明该逻辑电路具有 8421 码异步十进制递增计数的功能。、系统组成框图、单元电路的设计电子元件清单元件名代号规格数量(个)电阻R110K2电阻R22K2电阻R3100K1电阻R4R1733014集成块4510/2集成块4511/2集成块74LS112D/1三极管NPN/1数码管共阴25U U6 64 45 51 10 0B BP P_ _5 5V VLDQ4P4P1CIQ1COVSSRST U/DQ2P2 P3 Q3CLKVDDU U1 14 45 51 10 0B BP P_ _5 5V VLDQ4P4P1CIQ1COVSSRST U

9、/DQ2P2 P3 Q3CLKVDDU U3 34 45 51 11 1B BP P_ _5 5V VA1 A2LTBILEA3A0VSSYEYDYCYBYAYGYFVDDU U2 27 74 4L LS S1 11 12 2D D1CLR151J31K21CLK11PRE41Q51Q6GND82Q72Q92PRE102CLK132K122J112CLR14VCC16V VD DD D5 5V VV VS SS S0 0V V1 12 2V VS SS S0 0V VV VD DD D5 5V VV VS SS S0 0V VV VD DD D5 5V V3 34 4V VD DD D5 5V

10、 V 1 12 2V VC CC C5 5V VR R1 11 10 0k k R R2 2 2 2k k 0 01 13 31 18 8V VD DD DQ Q1 12 2N N2 22 21 19 92 20 00 0V VS SS S 0 0V V1 19 9V VC CC CC C1 11 10 0n nF FV VD DD DR R3 31 10 00 0k k 2 29 9XFG2V VS SS SV VD DD DV VS SS S2 28 8U U4 4A B C D E F GCKHR R1 10 03 33 30 0 R R1 11 13 33 30 0m m 6 6R R

11、1 12 23 33 30 0m m 7 7R R1 13 33 33 30 0m m 8 8R R1 14 43 33 30 0m m 9 9R R1 15 53 33 30 0m m 1 10 0R R1 16 63 33 30 0m m 1 11 13 36 6 3 37 7 3 38 83 39 94 40 04 41 1 4 42 2 V VS SS SU U5 5A B C D E F GCKU U7 74 45 51 11 1B BP P_ _5 5V VA1 A2LTBILEA3A0VSSYEYDYCYBYAYGYFVDDR R4 43 33 30 0 1 14 4R R5 5

12、3 33 30 0 R R6 63 33 30 0m m R R7 73 33 30 0m m R R8 83 33 30 0m m R R9 93 33 30 0m m R R1 17 73 33 30 0m m 1 15 5 1 16 6 1 17 7 2 21 1 2 22 2 2 23 3 2 25 52 26 6 2 27 7 3 30 03 31 13 32 23 33 33 34 4 3 35 5 4 43 3 4 44 4V VD DD DV VS SS S5 561、 电路原理图的设计(1) 根据设计要求选择合适的元器件(2) 画出十进制可逆计数器电路的原理图2、 电路的制作

13、与调试(1) 根据原理图制作电路板(2) 对电路板进行装配和调试二、 设计目的1、 通过设计,加深对电子技术知识理解,巩固和提高学过的理论与专业知识,并予以适当的深化。2、 掌握十进制可逆计数器设计的一般方法,包括元器件的选择;电路原理图的设计和绘制;电路的制作与调试等。3、 学会在项目开发时如何搜集和查阅资料、使用开发工具、进行方案论证与设计、总结设计成果,撰写学术论文等,为今后工作打下良好基础。小结:十进制可逆计数器的设计。小结:十进制可逆计数器的设计。作业:设计方案,十进制可逆计数器电路图。作业:设计方案,十进制可逆计数器电路图。十进制可逆计数器设计仿真(十进制可逆计数器设计仿真(2 2

14、 课时)课时)采用电子制图软件 PROTEL,MULTISIM7十进制可逆计数器的安装与调试(十进制可逆计数器的安装与调试(1212 课时)课时)十进制可逆计数器实训设备及元器件十进制可逆计数器实训设备及元器件1焊接时要对各个功能模块电路进行单个测试,需要时可设计一些临时电路用于调试。2测试电路时,必须要保证焊接正确,才能打开电源,以防元器件烧坏。4. 按照原理图焊接时必须要保证可靠接地。作业:作业:实训报告及要求1设计目的。2设计要求。3总体设计框图,并说明每个模块所实现的功能。4功能模块,可有多个方案,并进行方案论证与比较,要有详细的原理说明。5总电路图设计,有原理说明。6实现仪器,工具。7分析测量结果,并讨论提出改进意见。8总结:遇到的问题和解决办法、体会、意见、建议等。教学后记:教学后记:本次模块教学,学生更进一步掌握了数字电子技术知识知识的综合运用,十进制可逆计数器电路将脉冲产生电路、计数器、译码显示器结合在一起应用,通过控制系统实现加计数和减计数,控制系统的组成可是是很多方式,学生亲手制作,在调试过程中发现问题并解决,能力得到提高,学生的兴趣和积极性更加高涨。还通过教师启发实现电路的预置数功能。教师教得轻松,学生学得快乐,真正实现了教学目的

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 生活休闲 > 科普知识

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号