数字电路与逻辑设计II试题(B卷)

上传人:206****923 文档编号:37619740 上传时间:2018-04-20 格式:DOC 页数:6 大小:46.50KB
返回 下载 相关 举报
数字电路与逻辑设计II试题(B卷)_第1页
第1页 / 共6页
数字电路与逻辑设计II试题(B卷)_第2页
第2页 / 共6页
数字电路与逻辑设计II试题(B卷)_第3页
第3页 / 共6页
数字电路与逻辑设计II试题(B卷)_第4页
第4页 / 共6页
数字电路与逻辑设计II试题(B卷)_第5页
第5页 / 共6页
点击查看更多>>
资源描述

《数字电路与逻辑设计II试题(B卷)》由会员分享,可在线阅读,更多相关《数字电路与逻辑设计II试题(B卷)(6页珍藏版)》请在金锄头文库上搜索。

1、第 1 页 共 6 页华南农业大学期末考试试卷(华南农业大学期末考试试卷(A A 卷)卷)2005 学年第二学期 考试科目: 数字电路与逻辑设计_考试类型:(闭卷) 考试时间: 120_学号 姓名 年级专业_题号一二三四五总分得分评阅人一一选择题(下列每题有且仅有一个正确答案,每题选择题(下列每题有且仅有一个正确答案,每题 2 2 分,共分,共 2020 分)分)1 N 个触发器可以构成能寄存 位二进制数码的寄存器。A.N-1 B.N C.N+1 D.2N2 一个触发器可记录一位二进制代码,它有 个稳态。A.0 B.1 C.2 D.3 E.43 存储 8 位二进制信息要 个触发器。A.2 B.

2、3 C.4 D.84 把一个五进制计数器与一个四进制计数器串联可得到 进制计数器。A.4 B.5 C.9 D.205 下列逻辑电路中为时序逻辑电路的是 。A.变量译码器 B.加法器 C.数码寄存器 D.数据选择器6 N 个触发器可以构成最大计数长度(进制数)为 的计数器。A.N B.2N C.N2 D.2N7 N 个触发器可以构成能寄存 位二进制数码的寄存器。A.N-1 B.N C.N+1 D.2N8 五个 D 触发器构成环形计数器,其计数长度为 。A.5 B.10 C.25 D.329 欲设计 0,1,2,3,4,5,6,7 这几个数的计数器,如果设计合理,采用同步二进制计数器,最少应使用

3、级触发器。A.2 B.3 C.4 D.810 8 位移位寄存器,串行输入时经 个脉冲后,8 位数码全部移入寄存器中。第 2 页 共 6 页A.1 B.2 C.4 D.811 要产生 10 个顺序脉冲,若用四位双向移位寄存器 CT74LS194 来实现,需 片。A.3 B.4 C.5 D.1012 若要设计一个脉冲序列为 1101001110 的序列脉冲发生器,应选用 个触发器。A.2 B.3 C.4 D.1013 随机存取存储器具有 功能。A.读/写 B.无读/写 C.只读 D.只写14 只读存储器 ROM 在运行时具有 功能。A.读/无写 B.无读/写 C.读/写 D.无读/无写15 只读存

4、储器 ROM 中的内容,当电源断掉后又接通,存储器中的内容 。A.全部改变 B.全部为 0 C.不可预料 D.保持不变16 随机存取存储器 RAM 中的内容,当电源断掉后又接通,存储器中的内容 。A.全部改变 B.全部为 1 C.不确定 D.保持不变17 一个容量为 5121 的静态 RAM 具有 。A.地址线 9 根,数据线 1 根 B.地址线 1 根,数据线 9 根C.地址线 512 根,数据线 9 根 D.地址线 9 根,数据线 512 根18 PROM 的与陈列(地址译码器)是 。A.可编程阵列 B.不可编程阵列 C.可编程阵列 D.不可编程阵列19 PROM 和 PAL 的结构是 。

5、A.PROM 的与阵列固定,不可编程 B. PROM 与阵列、或阵列均不可编程C.PAL 与阵列、或阵列均可编程 D. PAL 的与阵列可编程20 PLD 器件的基本结构组成有 。A.与阵列 B.或阵列 C.输入缓冲电路 D.输出电路21 只可进行一次编程的可编程器件有 。A.PAL B.GAL C.PROM D.PLD22 可重复进行编程的可编程器件有 。A.PAL B.GAL C.PROM D.ISP-PLD23 全场可编程(与、或阵列皆可编程)的可编程逻辑器件有 。A.PAL B.GAL C.PROM D.PLA24第 3 页 共 6 页二二判断题(每空判断题(每空 1 1 分,共分,共

6、 2020 分)分)1 同步时序电路由组合电路和存储器两部分组成。( )2 同步时序电路具有统一的时钟 CP 控制。( )3 环形计数器在每个时钟脉冲 CP 作用时,仅有一位触发器发生状态更新。( )4 环形计数器如果不作自启动修改,则总有孤立状态存在。( )5 计数器的模是指构成计数器的触发器的个数。( )6 计数器的模是指对输入的计数脉冲的个数。( )7 在同步时序电路的设计中,若最简状态表中的状态数为 2N,而又是用 N 级触发器来实现其电路,则不需检查电路的自启动性。( )8 把一个 5 进制计数器与一个 10 进制计数器串联可得到 15 进制计数器。( )9 利用反馈归零法获得 N

7、进制计数器时,若为异步置零方式,则状态 SN 只是短暂的过渡状态,不能稳定而是立刻变为 0 状态。( )10实际中,常以字数和位数的乘积表示存储容量。( )11RAM 由若干位存储单元组成,每个存储单元可存放一位二进制信息。( )12ROM 和 RAM 中存入的信息在电源断掉后都不会丢失。( )13RAM 中的信息,当电源断掉后又接通,则原存的信息不会改变。( )14PROM 的或阵列(存储矩阵)是可编程阵列。( )15ROM 的每个与项(地址译码器的输出)都一定是最小项。( )16PROM 不仅可以读,也可以写(编程),则它的功能与 RAM 相同。( )17PAL 的每个与项都一定是最小项。

8、( )18PAL 和 GAL 都是与阵列可编程、或阵列固定。( )19PAL 可重复编程。( )20GAL 不需专用编程器就可以对它进行反复编程。( )21在系统可编程逻辑器件 ISP-PLD 不需编程器就可以高速而反复地编程,则它与 RAM随机存取存储器的功能相同。( )22PLA 是全场可编程(与、或阵列皆可编程)的可编程逻辑器件,功能强大,便于使用,因此被普遍使用。( )第 4 页 共 6 页23下面是合法的端口名:24 CLK, RESET, A0, D3三三填空题(每空填空题(每空 1 1 分,共分,共 2020 分)分)1 寄存器按照功能不同可分为两类: 寄存器和 寄存器。移位 数

9、码2 数字电路按照是否有记忆功能通常可分为两类: 、 。组合逻辑电路 时序逻辑电路3 由四位移位寄存器构成的顺序脉冲发生器可产生 个顺序脉冲。4 4 时序逻辑电路按照其触发器是否有统一的时钟控制分为 时序电路和 时序电路。同步 异步5 存储器的 和 是反映系统性能的两个重要指标。存储容量 存取时间6 VHDL 程序包含 、 、 、 、 5 个部分。实体(Entity)、结构体(Architecture)、配置(configuration)、包集合(package)、库(library)57 实体用关键字 entity 来标识。8 结构体由 architecture 来标识。四、四、五、五、六、六、(18 分)分析下面的 VHDL 语言实现的功能,并回答问题第 5 页 共 6 页1在程序相应的画线部分请对此行作出解释。2此代码实现什么功能的器件? 说明理由。七、七、第 6 页 共 6 页

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 行业资料 > 其它行业文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号