龙芯3a主板原理图设计指导

上传人:ldj****22 文档编号:36334205 上传时间:2018-03-27 格式:PDF 页数:21 大小:896.84KB
返回 下载 相关 举报
龙芯3a主板原理图设计指导_第1页
第1页 / 共21页
龙芯3a主板原理图设计指导_第2页
第2页 / 共21页
龙芯3a主板原理图设计指导_第3页
第3页 / 共21页
龙芯3a主板原理图设计指导_第4页
第4页 / 共21页
龙芯3a主板原理图设计指导_第5页
第5页 / 共21页
点击查看更多>>
资源描述

《龙芯3a主板原理图设计指导》由会员分享,可在线阅读,更多相关《龙芯3a主板原理图设计指导(21页珍藏版)》请在金锄头文库上搜索。

1、 Page 1 of 21 龙芯龙芯 3A3A 主板原理图设计指导主板原理图设计指导 Page 2 of 21 修订修订历史历史 文档更新记录文档更新记录 文档编号: 文档名: 龙芯 3A 主板原理图设计 指导 版本号 V1.0 创建人: 王焕东 创建日期 : 2012.02.20 更新历史更新历史 序 号. 更新日期 版本号 更新人 更新内容 1 2012.02.20 V1.0 王焕东 初始版本 2 3 4 5 6 7 8 Page 3 of 21 阅读指南阅读指南 本手册适用于基于龙芯 3A 的主板设计,目的在于帮助设计者检查龙芯 3A 的信号连接是否已经满足了该芯片正常运行的最基本要求。

2、手册主要为基于龙芯 3A 的主板设计提供信号连接建议,使用时可根据设计的特点适当的改变。因为设计的灵活性和多样性,本手册不保证适用于所有的情况。即使我们做再充分的准备,手册中也难免会有遗漏或者不准确的地方,在使用本手册的过程中遇到任何问题,欢迎与我们联系。 Page 4 of 21 目录目录 第一章第一章 电源电源 .5 第二章第二章 初始化信号初始化信号 .7 第三章第三章 内存内存 .8 第四章第四章 HT 接口接口 . 10 第五章第五章 PCI 接接口口 . 13 第六章第六章 其它接口其它接口 . 16 6.1 LPC . 16 6.2 SPI . 16 6.3 UART . 17

3、6.4 中断中断 . 17 6.5 JTAG . 18 6.6 EJTAG . 18 6.7 System Control and clock . 19 Page 5 of 21 第一章第一章 电源电源 序号 信号名称 描述 Y/N 1-1 VDD 1、处理器核电源,确定连接到 1.15V 2、靠近 CPU 引脚放置至少 36 个 0.1uF、14 个 22uF 电容 1-2 VDDE3V3 1、处理器 IO 电压,确定连接到 3.3V 2、靠近 CPU 引脚出放置至少 10 个 0.1uF、1 个 0.01uF、1 个 1000pF 和 1 个 10uF 电容 1-3 MEM_VDD_0/1

4、 1、DDR2 通道 0/1 核电源,确定连接到 1.15V 2、参考连接方式见下图,靠近 CPU 引脚处至少放置 1 个 10uF、3 个 0.1uF 电容 1-4 MEM_VDDE_0/1 1、DDR2 通道 0/1 IO 电源,若作为 DDR2 控制器使 用,该引脚连接到 1.8V,若作为 DDR3 控制器使用, 该引脚连接到 1.5V 2、靠近 CPU 引脚处至少放置 3 个 10uF、9 个 0.1uF 电容 1-5 MEM_VREF_0/1 1、DDR2 通道 0/1 参考电源,电压为 MEM_VDDE_0/1 的一半 2、每个引脚出至少放置一个 0.1uF 电容 1-6 HT_V

5、DD 1、HT 核电压,连接到 1.2V 2、靠近 CPU 引脚处至少放置 1 个 10uF、3 个 0.1uF 电容 1-7 HT_VDDE 1、HT IO 电压,连接到 1.8V 2、靠近 CPU 引脚处至少放置 1 个 22uF、1 个 10uF、 6 个 0.1uF 电容 1-8 VDDESB 1、HT 控制电源,根据 PCICFG 的配置连接到 1.8V、 2.5V 或者 3.3V;PCICFG7、PCICFG0和该引脚电压的 关系: 2、根据桥片引脚的电压确定该引脚电压值 3、靠近 CPU 引脚处至少放置 1 个 0.1uF、1 个 0.01uF 电容 1-9 CORE_PLL_A

6、VDD 1、Core PLL 模拟电源,连接到 2.5V 2、参考电路如下图: Page 6 of 21 1-10 CORE_PLL_DVDD 1、Core PLL 数字电源,连接到 1.2V 2、参考电路如下图: 1-11 DDR_PLL_AVDD 1、DDR2 PLL 模拟电源,连接到 2.5V 2、参考电路如下图: 1-12 DDR_PLL_DVDD 1、DDR2 PLL 数字电源,连接到 1.2V 2、参考电路如下图: 1-13 HT0/1_PLL_AVDD 1、HT 0/1 PLL 模拟电源,连接到 1.8V 2、参考电路如下图: 1-14 HT0/1_PLL_DVDD 1、HT 0

7、/1 PLL 数字电源,连接到 1.2V 2、参考电路如下图: Page 7 of 21 第二章第二章 初始化信号初始化信号 序号 信号名称 描述 Y/N 2-1 SYSRESETn 1、系统复位信号,需要多于一个 SYSCLK 周期 2-2 PCI_RESETn 1、PCI 接口复位信号,若 CPU 工作为 PCI 主桥,则将 该引脚连接到所有的 PCI 设备,若工作为 PCI 从设 备,该引脚为输入,连接外部 PCI 复位信号 2、若使用 LPC 接口的 BIOS 芯片,BIOS 芯片的复位引 脚和该引脚使用相同的复位信号 2-3 PCI_CONFIG7:0 1、PCI 配置引脚,请确定根

8、据设计需要合理设置了 HT Pad 电压、PCI 总线模式、PCI 主从模式、PCI 启动 模式和 PCI 仲裁器选择 2、推荐的上拉电阻 4.7K ,下拉电阻 100 ,连接 方式: Page 8 of 21 第三第三章章 内存内存 龙芯 3A 共有两组 DDR2/DDR3 SDRAM 控制器,在电源域上分为 0/1,每组控制器接口 连接方式相同,下面只给出一组的信号连接描述,另一组相同。 序号 信号名称 描述 Y/N 3-1 DDR2_DQ63:0 1、DDR2/3 SDRAM 数据总线信号,直接连接到 DIMM 插槽 2、如果使用内存颗粒,直接连接到内存颗粒上 3-2 DDR2_CB7:

9、0 1、数据总线 ECC 信号,直接连接到 DIMM 插槽 2、如果板上使用内存颗粒,将该信号连接到用于 ECC 校验的颗粒上 3-3 DDR2_DQSp8:0 1、SDRAM 数据选通,直接连接到 DIMM 插槽上 2、使用内存颗粒时,将该信号直接连接到颗粒上, 每一个信号对应于 DDR2_DQ64:0的一个字节, DDR2_DQSp8对应于 DDR2_CB7:0 3-4 DDR2_DQSn8:0 1、要求同 DDR2_DQSp8:0 3-5 DDR2_DQM8:0 同上 3-6 DDR2_A14:0 内存地址总线信号 1、若用作 DDR2 控制器: 直接连接到 DIMM 或内存颗粒,每个信

10、号使用 47 的电阻上拉到 DDR_VTT 2、若用作 DDR3 控制器: 直接连接到 DIMM 或内存颗粒(不用的地址线不接) 3-7 DDR2_BA2:0 逻辑 Bank 地址信号,连接方式同 DDR2_A14:0 3-8 DDR2_WEn 写使能信号 1、若用作 DDR2 控制器: 直接连接到 DIMM 或内存颗粒,每个信号使用 47 的电阻上拉到 DDR_VTT 2、若用作 DDR3 控制器: 直接连接到 DIMM 或内存颗粒 3-9 DDR2_CASn 列地址选择信号 1、若用作 DDR2 控制器: 直接连接到 DIMM 或内存颗粒,每个信号使用 47 的电阻上拉到 DDR_VTT

11、2、若用作 DDR3 控制器: 直接连接到 DIMM 或内存颗粒 3-10 DDR2_RASn 行地址选择信号 1、若用作 DDR2 控制器: 直接连接到 DIMM 或内存颗粒,建议每个信号使用 47 的电阻上拉到 DDR_VTT 2、若用作 DDR3 控制器: 直接连接到 DIMM 或内存颗粒 3-11 DDR2_CSn3:0 DDR 片选信号 1、若用作 DDR2 控制器: 直接连接到 DIMM 或内存颗粒,建议每个信号使用 47 的电阻上拉到 DDR_VTT 2、若用作 DDR3 控制器: 直接连接到 DIMM 或内存颗粒 Page 9 of 21 3、若使用 DIMM,不同的 DIMM 插槽使用不同的片 选信号 4、若使用内存颗粒,每个片选信号连接的一组颗粒 刚好使用一组数据线(DQ63:0) 3-12 DDR2_CKE3:

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 中学教育 > 教学课件 > 高中课件

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号