数电试卷和答案

上传人:xzh****18 文档编号:34574979 上传时间:2018-02-25 格式:DOC 页数:7 大小:309.50KB
返回 下载 相关 举报
数电试卷和答案_第1页
第1页 / 共7页
数电试卷和答案_第2页
第2页 / 共7页
数电试卷和答案_第3页
第3页 / 共7页
数电试卷和答案_第4页
第4页 / 共7页
数电试卷和答案_第5页
第5页 / 共7页
点击查看更多>>
资源描述

《数电试卷和答案》由会员分享,可在线阅读,更多相关《数电试卷和答案(7页珍藏版)》请在金锄头文库上搜索。

1、1电子线路分析与实践 2 期末复习辅导2010 年 10 月练习题一、填空题1.(11011)2 =(_) 102.8421BCD码的 1000相当于十进制的数值。3格雷码特点是任意两个相邻的代码中有_位二进制数位不同。4逻辑函数的反演规则指出,对于任意一个函数 F,如果将式中所有的_互换,_互换,_互换,就得到 F 的反函数F。5二极管的单向导电性是外加正向电压时 ,外加反向电压时 。6晶体三极管作开关应用时一般工作在输出特性曲线的 区和 区。7TTL 三态门的输出有三种状态:高电平、低电平和 状态。8. 集 电极开路门的英文缩写为 门,工作时必须外加 和 。9一个 2线4 线译码器,其输入

2、端的数目与输出端数目相比较,后者较。10 输出 n 位代码的二进制编码器,一般有 _个输入信号端。11全加器是指能实现两个加数和_三数相加的算术运算逻辑电路。12时序逻辑电路的输出不仅与 有关,而且与 有关。13与非门构成的基本 RS 锁存器的特征方程是 ,约束条件是 。14时序逻辑电路中,按照触发器的状态是否同时发生变化可分为 和 。15JK 触发器当 J=K=_时,触发器 Qn+1=Qn。16用 555 定时器构成的多谐振荡器,若充放电回路中有电阻、电容,则该多谐振荡器形成的脉冲周期 T_。17A/D 转换需要经过 、 、 和 四个步骤。18根据 D/A 转换器分辨率计算方法, 4 位 D

3、/A 转换器的分辨率为 。 19DAC 的转换精度包括 和 。20为使采样输出信号不失真地代表输入模拟信号,采样频率 fs 和输入模拟信号的最高频率 fimax 的关系是 。21在 A/D 转换时,将一个时间上连续变化的模拟量转换为时间上离散的模拟量的过程称 。 22在 A/D 转换中,用二进制码表示指定离散电平的过程称为 。23CPLD 的含义是 。24MAX+PLUS中用于仿真文件的编辑器是 。25MAX+PLUS中采用图形编辑器设计时的后缀名为 。26在MAX+PLUS集成环境下,为图形文件产生一个元件符号的主要用途是 。 27VHDL 语言中, 定义设计的输入输出端口。28 是 VHD

4、L 语言的标准库,包含了 VHDL 语言中的标准包集合。29VHDL语言程序中,关键字实体的英文是 。 30VHDL 语言程序中,关键字结构体的英文是 。31VHDL 语言程序保存时的文件名必须与 相同。32FC11K“1”ACPQ CP AA2 A1 A076543210YY74LS138 1S2352触发器电路如下图所示,试根据图中 CP、D 的波形,对应画出输出端 Q 的波形,并写出 Q 的状态方程。设触发器的初始状态均为 0。(五)计数器的应用1已知 74LS161 是同步四位二进制加法计数器,计数器功能见下表,试用置数法构成七进制加法计数器,要求写出 的表达式;画出连线图。LD2已知

5、 74LS161 是同步四位二进制加法计数器,其功能表如表所示。试分析图电路为几进制计数器,要求(1)写出 的表达式;(2)指出进制数;(3)画出状态转换图。LD(六)DA 转换器的应用十位的 D/ A 电路如下图所示,当 R f 2R,V REF = 5V,若电路的输入数字量 D9 D8 D7 D6D5D4D3D2D1D0时=0000110001,试求:输出电压为多少?74LS161 的功能表CP CRCTT CT P 工作状态 0 清零 1 0 预置数 1 1 0 1保持(包括 C 状态) 1 1 0保持(C=0) 1 1 1 1 计数74LS161 的功能表CP CRLCTT CT P

6、工作状态 0 清零 1 0 预置数 1 1 0 1保持(包括 C 状态) 1 1 0保持(C=0) 1 1 1 1 计数&Q 0Q 1 Q 2 Q 3CRLDCP74LS161 O CCTT CT P D0 D1 D2 D311Q 0Q 1 Q 2 Q 3RDLDCP74LS161 O CCTT CT P D0 D1 D2 D3CP DDCP1DC1-+fR2REFV98 ov2MSB(LSB(6练习题参考答案一、填空题127 28 3循环 一 4与或运算 0、1 原变量、反变量;5导通 截止; 6饱和 截止; 7高阻 8OC 上拉电阻 电源 9多102 n; 11(低位)进位信号; 12.

7、当前输入状态 输出的原始状态13S+ RS=0 14. 同步时序电路 异步时序电路 151;1607(R1+2R2)QRC 17采样 保持 量化 编码 18 6.7% 19分辨率、转换误差 20f s2fimax 21采样 22量化 23复杂可编程逻辑器件 24波形编辑器 25.gdf26被高层次电路设计调用 27实体 28STD库 29entity 30Architecture31实体名32 (同或)33同或BA二、选择题1D ; 2B ; 4A;5 C ;6C; 7C ; 8C; 9A ; 10C ;11A ; 12B ;13B ;14D ;15 A ;16 B;17 B;18 C;19

8、B;20 B;21B ;22B; 23A; 24A;25C ; 26.C; 27C; 28.A; 29.B;三、判断题1. 2. 3. 4. 5. 6. 7. 8.9. 10. 11. 12. 13. 14. 15. 16.17. 18.19.20.21.22.23.24.25.四、分析、设计、化简题(一)将下列逻辑函数化简成最简与或表达式。(1) , DAFDCBA2(2) , CB(二)SSI 逻辑电路的分析1当 C=1时 ()FABAB当 C=0时 F=高阻状态2F 1 = F2 = F3 = BA真值表输 入 输 出 A B F1 F2 F3 0 0 0 0 1 0 1 1 0 0 1

9、 0 0 1 01 1 0 0 1此电路为一位数值比较器。(三)MSI 组合逻辑电路的应用1F=AB+AC+BC= ABC+ABC+ABC+ABC = m3 +m5+m6+m7 = 2FA2 A1 A076543210YY74LS138 1S23A B C 1YA B CA2 A1 A076543210YY174LS138 1S2377321mCBAABCY(四)触发器的应用1 2(五)计数器的应用1 ,连线见图CBLDQ2 ,此电路为十进制加法计数器。ADL状态转换图为:0000 0001 0010 00110100 0101 0110 0111 1000 1001 (六)DA 转换器的应用VDUunREF4785.0)2(20410&Q 0Q 1 Q 2 Q 3CRLDCP74LS161 O CCTT CT P D0 D1 D2 D311CP AQ2QCP DQQ2

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 中学教育 > 试题/考题 > 高中试题/考题

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号