数字电子技术期末试卷a

上传人:第*** 文档编号:34261213 上传时间:2018-02-22 格式:DOC 页数:8 大小:120.62KB
返回 下载 相关 举报
数字电子技术期末试卷a_第1页
第1页 / 共8页
数字电子技术期末试卷a_第2页
第2页 / 共8页
数字电子技术期末试卷a_第3页
第3页 / 共8页
数字电子技术期末试卷a_第4页
第4页 / 共8页
数字电子技术期末试卷a_第5页
第5页 / 共8页
点击查看更多>>
资源描述

《数字电子技术期末试卷a》由会员分享,可在线阅读,更多相关《数字电子技术期末试卷a(8页珍藏版)》请在金锄头文库上搜索。

1、 (第 1 页 共 8 页)数字电子技术课程考试试卷(A 卷)适用年级专业 电子、通信、自动化、建筑智能 考试方式 闭卷 考试时间 120 分钟学院 专业 班级 学号 姓名 题号 一 二 三 四 五 六 七 八 九 十 总分阅卷教师得分一、填空题:(每空 1 分,共 10 分)1、数制转换:(11.01101) B =( )H=( )D ;(1002.45)D=( )H( )B。2、写出下列带符号位二进制数(最高位为符号位)的补码。(01101100) B的补码为( ) B, (11101111) B的补码为( )B。3、对于一个 8 位 A/D 转换器,若最小输出电压增量为 0.02V,当输

2、入代码为01111110B 时,输出电压 VO为( )V,若其分辨率用百分数表示,则应为( ) 。4、一个有 8192 个存储单元的 RAM,每个字是 8 位,此存储器有( )个字,有( )根地址线。二、将下列逻辑函数化简为最简“与或”式(每小题 5 分,共 10 分) (1)Y= AC(CD+AB)+BC(B+AD)+CE)得分得分制卷人签名: 制卷日期: 审核人签名: 审核日期: 装订线 (第 2 页 共 8 页)(2)Y(A,B,C,D)=m(2,3,7,8,11,14)+d(0,5,10,15)三、电路如下图所示,输入信号分别为 A 和 B,试根据其输入的波形,画出对应的输出 Y1,Y

3、2,Y3 和 Y4 的波形(忽略门的延迟时间。 ( 每小题 2 分,共 8 分) 。四、试用双 4 选 1 数据选择器 74HC153(逻辑符号如下图所示 )产生逻辑函数: Z=ABC+ABC+ABC。 (共 6 分)得分得分1Y 2Y1D01D11D21D3 2D02D12D22D3A0A1S174HC153S2R110KR210KY1 Y2AB ABTTL CMOSR3100R4100Y3 Y4AB ABCMOS TTLABY1Y2Y3Y4 (第 3 页 共 8 页)五、三八译码器应用(五、三八译码器应用( 1 小题小题 6 分,分, 2 小题小题 4 分,共分,共 10 分)分) 。1)

4、用 3 线-8 线译码器 74HC138( 逻辑符号如下图所示)逻辑符号如下图所示)和与非门电路设计一个能产生如下多输出逻辑函数的逻辑电路。Y1=ACY2=ABC+ABC+ABCY3=BC+ABC2)试用两片)试用两片 74HC138 接成的接成的 4 线线 16 线译码器,要求画出逻辑图。线译码器,要求画出逻辑图。六、试分析下图所示电路。要求:1、写出触发器的驱动方程、状态方程和输出方程;2、画出状态转换图,并指出逻辑功能。设各触发器初态为0。 (第 1 小题 6 分,第 2 小题 8 分,共 14 分)得分得分A2A1A0S1S2S3Y0Y1Y2Y3Y4Y5Y6Y774138J0K0Q0

5、J1K1Q1 J2K2Q2111ZCPCP0 CP2Q2 Q0 Q1 (第 4 页 共 8 页)七、图 a 是一个 NE555 定时器构成的多谐振荡器。1)试计算其振荡频率;2)假设振荡频率 f=120kHz,试用十进制计数器 74LS160 在其输出端搭接一分频器,使电路产生频率为 2kHz 的方波。 (提示:74LS160 的逻辑符号给出如图b,74LS160 的功能表如表 1 所示,分频器要求采用反馈清零的方法构建) 。(1 小题 5 分,2 小题 8 分,共 13 分)表 1 74LS160 功能表得分Rd LD EP ET CP 功能0 X X X X 清零1 0 X X 置数1 1

6、 1 1 计数1 1 0 1 X 保持1 1 1 0 X 保持CR1R25V8 4762 13 VO4K.00.55554KD0 D1 D2 D3 RdEt 74LS160 RCO Ep LDCP Q0 Q1 Q2 Q3 图 a 图 bD0 D1 D2 D3 RdEt 74LS160 RCO Ep LDCP Q0 Q1 Q2 Q3 (第 5 页 共 8 页)八、 某逻辑函数的真值表给出如下,表中 A、B、C、D 为输入,F 为输出,试用与非门实现之。要求所用门及输入端数最少。 (共 8 分)A B C D F0 1 1 0 10 1 1 1 01 0 0 0 01 0 0 1 01 0 1 0

7、 11 0 1 1 01 1 0 0 11 1 0 1 11 1 1 0 11 1 1 1 1九、试用 2-4 译码器和若干片 6264 SRAM 芯片(8K8)构成一个 32K8位的存储器系统,画出其逻辑图。 (6 分)A0 A12R/W 6264 CS,D0 D7A12A0D0 D7得分得分2/4译码器 (第 6 页 共 8 页)十、设计一个 7 进制 8421 码同步加法计数器。要求:用最少的 JK 边沿触发器和少量的与非门实现。 (共 15 分)得分 (第 7 页 共 8 页)08 级数电考试(A)评分标准一、 填空题(每空 1 分,共 10 分)二、 逻辑函数化简(每小题 5 分,共

8、 10 分)1、化简结果部分对,记 2 分,全对,记 5 分。2、卡诺图画对,记 1 分;卡诺图填对,记 1 分;卡诺圈及其化简结果对 1 个,记 1 分。三、 (每图 2 分,共 8 分)波形图画对每个记 2 分;若图画错,而逻辑表达式正确每个记 1 分。四、 用双 4 选 1 实现组合逻辑函数(共 6 分)方法一:用 4 选 1 实现。逻辑表达式正确,记 2 分;A、B、C 及数据端标对,记 2分;输出端及相关使能端标对,记 2 分。方法二:用 8 选 1 实现。逻辑表达式正确,记 2 分;A、B、C 及数据端标对,记 2分;输出端及相关使能端标对,记 2 分。五、译码器应用(共 10 分

9、)1 小题 6 分:输入端标对,记 1 分;输出端标对,记 1 分;使能端标对,记 1 分;表达式变换正确及图画对,记 3 分;2 小题 4 分:电路图正确,记 2 分;输入端、输出端及使能端标对,记 2 分。六、时序逻辑电路分析(共 14 分)1、驱动方程正确,记 2 分;状态方程正确,记 3 分,输出方程正确,记 1 分。2、状态计算正确,记 4 分;状态计算方法正确,但过程有错,记 2 分;状态图正确,记 3 分;有状态图,但由于计算错误而导致的错误,记 1 分;指出逻辑功能,记 1 分。七、555 定时器及集成计数器应用题(共 13 分)1、振荡频率计算结果正确,记 5 分;表达式正确

10、,但计算有误,记 3 分。2、使能端接对,记 1 分;两片 160 可以采用同步计数,亦可采用异步计数,时钟及进位接对,记 2 分;反馈正确,记 5 分。八、组合逻辑电路设计题(共 8 分)逻辑函数化简正确,记 4 分;逻辑电路正确,记 4 分。逻辑函数化简正确,但没化成 (第 8 页 共 8 页)与非-与非形式,记 2 分;没化成与非-与非形式的相应电路正确,记 2 分。九、存储器扩展题地址线和读写线标注清楚和连接正确,记 3 分;译码器与片选端连接正确,记 3 分。十、时序电路设计(共 15 分)画出状态转换图,记 3 分;画出次态卡诺图及求出状态方程,记 6 分;写出驱动方程及画出逻辑电路图,记 6 分。

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 办公文档 > 解决方案

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号