数字电路与逻辑设计b试题a卷

上传人:第*** 文档编号:34041341 上传时间:2018-02-20 格式:DOC 页数:6 大小:939.50KB
返回 下载 相关 举报
数字电路与逻辑设计b试题a卷_第1页
第1页 / 共6页
数字电路与逻辑设计b试题a卷_第2页
第2页 / 共6页
数字电路与逻辑设计b试题a卷_第3页
第3页 / 共6页
数字电路与逻辑设计b试题a卷_第4页
第4页 / 共6页
数字电路与逻辑设计b试题a卷_第5页
第5页 / 共6页
点击查看更多>>
资源描述

《数字电路与逻辑设计b试题a卷》由会员分享,可在线阅读,更多相关《数字电路与逻辑设计b试题a卷(6页珍藏版)》请在金锄头文库上搜索。

1、共 3 页 第 1 页说 明 : 1 除 填 空 题 、 图 解 及 特 要 求 外 一 般 不 留 答 题 空 间 。-装-订-线- -装-订-线-西安邮电大学课程考试试题(A 卷)(20132014 学年度第 二学期)课程名称: 数字电路与逻辑设计 B试卷类型:(A) 考试专业、年级:计科、软件、网络、物联网、安全、自动、测控、电气 12 级题号 一 二 三 四 五 六 七 八 九 总分得分评卷人一、填空题(共 20分,每空 1分)1. (61.4)8 =( ) 2 = ( )16 = ( )10=( )8421BCD = ( )余 3BCD2. 逻辑函数 的最小项表达式为 ( ), BC

2、AF mCBAF,与非与非表达式为 ;其反函数 对偶式 。 (反函数和对偶式根据规则直接写)3. 逻辑函数常用的描述方法有 、 和 。5. 某 TTL 与非门的标准输入高电平 VIH=3.6 伏,标准输入低电平 VIL=0.3 伏,关门电平 Voff=0.8V,开门电平 Von=0.8V, 则低电平噪声容限 V,NL高电平噪声容限 V。NH6. 一个初始状态为 000 的模值为 8 的同步递加计数器经过 33 个 CP 脉冲后,其状态为 。7. 在 编 码 器 中 有 50 个 编 码 对 象 , 则 输 出 二 进 制 代 码 应 该 是 位 。8. 触 发 器 有 个 稳 态 , 存 储

3、8 位 二 进 制 信 息 要 个 触 发 器 。 9. 时序逻辑电路按照其触发器是否有统一的时钟控制分为 时序电路和 时序电路。专业班级 姓名 学号年 月 日考试用 总印 1300 份 (附答题纸 4 页)二、判断题(正确的打,错误的打,共 5分,每小题 1分)1. ( )逻辑变量的取值,0 比 1 小。2. ( )所有的 TTL 门电路的输出端可以并接到一起,实现“线与”功能。3. ( )组合逻辑电路具有记忆功能。4. ( )D 触发器的特性方程为 Qn+1=D, 与 Qn 无 关 , 所 以 没 有 记 忆 功 能 。5. ( )时序逻辑电路在任何时刻的输出只和当时的输入有关。三、选择题

4、(共 20分,每小题 2分)1. TTL 或非门电路如图 1 所示,输出 F A A0 B. 1C D. BBA2. 对 于 D 触 发 器 , 若 现 态 Qn=0, 欲 使 次 态 Qn+1=1, 应 使 输 入 D= B 。A0 B. 1 C任意值 D. Qn3. 把一个六进制计数器与一个四进制计数器级联可得到 C 进制计数器。A. 4 B.6 C.24 D.104. 电路如图 2 所示,74283 为四位二进制全加器,管脚 A4A3 A2 A1、B4B3 B2 B1 B0 分别为被加数、加数,管脚 SUM4 SUM3 SUM2 SUM1 为本位和,管脚 CIN 为低位向本位的进位,管脚

5、 COUT 为本位向高位的进位,外接信号 M。分析电路,下列说法正确的是_B_A. M=0,SUM4 SUM3 SUM2 SUM1 为 1001,COUT 为 1B. M=0,SUM4 SUM3 SUM2 SUM1 为 1001,COUT 为 0C. M=1,SUM4 SUM3 SUM2 SUM1 为 0100,COUT 为 1D. M=1,SUM4 SUM3 SUM2 SUM1 为 0100,COUT 为 02 装 订 试 卷 、 考 生 答 卷 时 不 得 拆 开 或 在 框 外 留 写 标 记 , 否 则 按 零 分 计 。图 21AB F1 0 0 k图 1共 3 页 第 2 页说 明

6、 : 1、 除 填 空 题 、 图 解 及 特 要 求 外 一 般 不 留 答 题 空 间 。-装-订-线- -装-订-线-5. 电路如图 3 所示,该电路是_C_A. 一位全加器B. 一位全减器C. 一位数值比较器 D. 以上答案都不对6. 电路如图 4 所示,74161 和 74138 的功能表见试卷最后,该计数器的模值为_C_A. 4 B. 6 C. 7 D. 8S TAS TBS TCA1A0A2Y2Y1Y0Y5Y4Y3Y7Y6L DE N TE N PABCDC L RC L KQAQBQCQDR C O1C P17 4 1 6 17 4 1 3 8图 4.7. 74194 构成的电

7、路及其功能表如图 5 所示该电路是_D_A. 可以自启动的环形计数器 B. 不可以自启动的环形计数器C. 可以自启动的扭环形计数器 D. 不可以自启动的扭环形计数器7 4 1 9 4 功能表C L RC PABCDS 1S 0S RS LQAQBQCQD110输入 输出C L KC L RS 1 S 0 S R S L C L K QAQBQCQD0111111XX X X X 0 0 0 0X1 1 X XXXXXX X11001100000011A B C D0011保持QAnQBnQCnQAnQBnQCnQBnQCnQDnQBnQCnQDn图 5专业班级 姓名 学号&1F 2&F 1F

8、3AB图 3 总印 1300 份 (附答题纸 4 页)8. 在函数 F=AB+CD 的真值表中, F=1 的状态有_D_个A2 B. 4 C6 D. 79. 以下电路中,_B_是组合逻辑电路。A寄存器 B. 数值比较器 C计数器 D. 触发器10. 电路如图 6 所示,该计数器的模值为_A_A. 10 B. 8 C. 7 D. 5D BC AE N PE N TL DC L R1C L K1 10 1QAQBQCQDR C O1&7 4 1 6 1图 6四、化简题(共 10分,每小题 5分)1. 用代数法将函数 化简为最简与或式。DEFABF2. 用卡诺图化简函数 F(A,B,C,D)=m(2

9、,3,6,12,13,14,15 )+d (0,7,10,11)五、组合逻辑电路如图 7所示,要求如下:(共 20分)1. 分析该电路,写出输出函数表达式,列出真值表,说明该电路功能;(5 分)2. 用最少的与非门重新实现该电路,画出逻辑图; (5 分)3. 用 3 线-8 线译码器 74138 重新实现该电路,画出逻辑图; (5 分)4. 用 4 选 1 数据选择器重新实现该电路,画出逻辑图 (5 分)1= 1ABC&1 F图 72 装 订 试 卷 , 考 生 答 卷 时 不 得 拆 开 或 在 框 外 留 写 标 记 , 否 则 安 零 分 计 。共 3 页 第 3 页说 明 : 1、 除

10、 填 空 题 、 图 解 及 特 要 求 外 一 般 不 留 答 题 空 间 。-装-订-线- -装-订-线-六、电路如图 8所示,分析该电路。要求写出激励函数表达式、状态转移方程、列状态转移表、画状态转移图,说明该电路是否有自启动性。设触发器的初始状态均为 0,画 Q1、Q 2、Q 3波形。 (15 分)D1Q1Q1D2Q2Q2&C PD3Q3Q31C PQ1Q2Q3图 8七、用一片 74161设计一个状态从 0000开始的模 10计数器。完成以下要求。74161的逻辑符号和功能表见试卷最后。 (共 10分)1. 画状态转移图; (2 分)2. 用异步清 0 法实现,画出逻辑图; (4 分)3. 用同步置数法实现,画出逻辑图。 (4 分).专业班级 姓名 学号 总印 1300 份 (附答题纸 4 页)L DE N TE N PABCDC L RC L KQAQBQCQDR C O7 4 1 6 1输入L D E N T E N PC L R C L KQAQBQCQD01111X X X X 0 0 0 00 X XABCD1 0011111 1输出保持 , R C O = 0保持1 6 进制递增计数7 4 1 6 1 逻辑符号 7 4 1 6 1 功能表2Y101 X X 1 1 1 11

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 办公文档 > 解决方案

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号