什么是ttl电平脉冲信号

上传人:mg****85 文档编号:33474197 上传时间:2018-02-15 格式:DOC 页数:4 大小:37KB
返回 下载 相关 举报
什么是ttl电平脉冲信号_第1页
第1页 / 共4页
什么是ttl电平脉冲信号_第2页
第2页 / 共4页
什么是ttl电平脉冲信号_第3页
第3页 / 共4页
什么是ttl电平脉冲信号_第4页
第4页 / 共4页
亲,该文档总共4页,全部预览完了,如果喜欢就下载吧!
资源描述

《什么是ttl电平脉冲信号》由会员分享,可在线阅读,更多相关《什么是ttl电平脉冲信号(4页珍藏版)》请在金锄头文库上搜索。

1、什么是 TTL 电平脉冲信号?TTL 电平信号被利用的最多是因为通常数据表示采用二进制规定,+5V 等价于逻辑1,0V 等价于逻辑0 ,这被称做 TTL(晶体管-晶体管逻辑电平)信号系统,这是计算机处理器控制的设备内部各部分之间通信的标准技术。 TTL 电平信号对于计算机处理器控制的设备内部的数据传输是很理想的,首先计算机处理器控制的设备内部的数据传输对于电源的要求不高以及热损耗也较低,另外 TTL 电平信号直接与集成电路连接而不需要价格昂贵的线路驱动器以及接收器电路;再者,计算机处理器控制的设备内部的数据传输是在高速下进行的,而 TTL 接口的操作恰能满足这个要求。 TTL 型通信大多数情况

2、下,是采用并行数据传输方式,而并行数据传输对于超过 10 英尺的距离就不适合了。这是由于可靠性和成本两面的原因。因为在并行接口中存在着偏相和不对称的问题,这些问题对可靠性均有影响;另外对于并行数据传输,电缆以及连接器的费用比起串行通信方式来也要高一些。*TTL 电平是什么?TTL 电平就是高为 5V,低接近于 0V 的脉冲信号 TTL 是早期使用的门电路的技术结构,指的是采用双极形晶体管组成的开关管的构成门电路 双极形晶体管,就是采用锗、硅等常规电流控制三极管原理不同于现在常用的场效应原理.TTL 电路是晶体管-晶体管逻辑电路的英文缩写(Transister-Transister-Logic

3、),是数字集成电路的一大门类。它采用双极型工艺制造,具有高速度低功耗和品种多等特点。 从六十年代开发成功第一代产品以来现有以下几代产品。 第一代 TTL 包括 SN54/74 系列,(其中 54 系列工作温度为-55+125,74 系列工作温度为0+75) ,低功耗系列简称 lttl,高速系列简称 HTTL。 第二代 TTL 包括肖特基箝位系列( STTL)和低功耗肖特基系列( LSTTL)。 第三代为采用等平面工艺制造的先进的 STTL(ASTTL)和先进的低功耗 STTL(ALSTTL)。由于LSTTL 和 ALSTTL 的电路延时功耗积较小,STTL 和 ASTTL 速度很快,因此获得了

4、广泛的应用*什么是 TTL 电平,什么是 CMOS 电平,他们的区别?TTL 高电平 3.65V,低电平 0V2.4V CMOS 电平 Vcc 可达到 12V CMOS 电路输出高电平约为 0.9Vcc,而输出低电平约为 0.1Vcc。 CMOS 电路不使用的输入端不能悬空,会造成逻辑混乱。 TTL 电路不使用的输入端悬空为高电平 另外,CMOS 集成电路电源电压可以在较大范围内变化,因而对电源的要求不像 TTL 集成电路那样严格。 用 TTL 电平他们就可以兼容*TTL 电平是 5V,CMOS 电平一般是 12V。 因为 TTL 电路电源电压是 5V,CMOS 电路电源电压一般是 12V。

5、5V 的电平不能触发 CMOS 电路,12V 的电平会损坏 TTL 电路,因此不能互相兼容匹配。*TTL 电平标准 输出 L: 2.4V。 输入 L: 2.0V TTL 器件输出低电平要小于 0.8V,高电平要大于 2.4V。输入,低于 1.2V 就认为是 0,高于 2.0 就认为是 1。 CMOS 电平: 输出 L: 0.9*Vcc 。 输入 L: 0.7*Vcc. 一般单片机、DSP、FPGA 他 们之间管教能否直接相连. 一般情况下,同电压的是可以的,不过最好是要好好查查技术手册上的 VIL,VIH,VOL,VOH 的值,看是否能够匹配(VOL 要小于 VIL,VOH 要大于 VIH,是

6、指一个连接当中的)。有些在一般应用中没有问题,但是参数上就是有点不够匹配,在某些情况下可能就不够稳定,或者不同批次的器件就不能运行。 例如:74LS 的器件的输出,接入 74HC 的器件。在一般情况下都能好好运行,但是,在参数上却是不匹配的,有些情况下就不能运行。 高电平低电平是什么意思?逻辑电平的一些概念 要了解逻辑电平的内容,首先要知道以下几个概念的含义: 1:输入高电平(Vih): 保证逻辑门的输入为高电平时所允许的最小输入高电平,当输入电平高于Vih 时,则认为输入电平为高电平。 2:输入低电平(Vil ):保证逻辑门的输入为低电平时所允许的最大输入低电平,当输入电平低于 Vil时,则

7、认为输入电平为低电平。 3:输出高电平(Voh ):保证逻辑门的输出为高电平时的输出电平的最小值,逻辑门的输出为高电平时的电平值都必须大于此 Voh。 4:输出低电平(Vol):保证逻辑门的输出为低电平时的输出电平的最大值,逻辑门的输出为低电平时的电平值都必须小于此 Vol。 5:阀值电平(Vt): 数字电路芯片都存在一个阈值电平,就是电路刚刚勉强能翻转动作时的电平。它是一个界于 Vil、Vih 之间的电压值,对于 CMOS 电路的阈值电平,基本上是二分之一的电源电压值,但要保证稳定的输出,则必须要求输入高电平 Vih,输入低电平 Vih Vt Vil Vol。 6:Ioh:逻辑门输出为高电平

8、时的负载电流(为拉电流)。 7:Iol:逻辑门输出为低电平时的负载电流(为灌电流)。 8:Iih:逻辑门输入为高电平时的电流(为灌电流)。 9:Iil:逻辑门输入为低电平时的电流(为拉电流)。 门电路输出极在集成单元内不接负载电阻而直接引出作为输出端,这种形式的门称为开路门。开路的TTL、CMOS、ECL 门分别称为集电极开路(OC)、漏极开路( OD)、发射极开路(OE ),使用时应审查是否接上拉电阻(OC、OD 门)或下拉电阻(OE 门),以及电阻阻值是否合适。对于集电极开路(OC)门,其上拉电阻阻值 RL 应满足下面条件: (1): RL (VCC Vol )/(Iolm*Iil) 其中

9、 n:线与的开路门数;m :被驱动的输入端数。 :常用的逻辑电平 逻辑电平:有 TTL、CMOS、LVTTL、ECL 、PECL、GTL;RS232 、RS422、LVDS 等。 其中 TTL 和 CMOS 的逻辑电平按典型电压可分为四类:5V 系列(5V TTL 和 5V CMOS)、3.3V 系列,2.5V 系列和 1.8V 系列。 5V TTL 和 5V CMOS 逻辑电平是通用的逻辑电平。 3.3V 及以下的逻辑电平被称为低电压逻辑电平,常用的为 LVTTL 电平。 低电压的逻辑电平还有 2.5V 和 1.8V 两种。 ECL/PECL 和 LVDS 是差分输入输出。 RS-422/4

10、85 和 RS-232 是串口的接口标准,RS-422/485 是差分输入输出,RS-232 是单端输入输出。*也叫高电位和低电位电位的意思是对地的电压而电压是相对与两个点的电位来说的,对地的电压则称为电位如,A 点和 B 点的电位为 12V 和 5V 是指他们对地的电压,而 A 相对与 B 的电压为 12-5=7V,B 相对与 A 的电压为 5-12=-7V.电压是一个相对的概念.VCC 是什么意思?VCC:电源电压(双极器件);电源电压(74 系列数字电路);声控载波( Voice Controlled Carrier) 在电子电路中,VCC 是电路的供电电压, VDD 是芯片的工作电压: VCC:C=circuit 表示电路的意思, 即接入电路的电压, D=device 表示器件的意思, 即器件内部的工作电压,在普通的电子电路中,一般 VccVdd ! 有些 IC 同时有 VCC 和 VDD, 这种器件带有电压转换功能.*Vcc 来源于集电极电源电压, Collector Voltage, 一般用于双极型晶体管, PNP 管时为负电源电压, 有时也标成 -Vcc, NPN 管时为正电压.

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 建筑/环境 > 建筑资料

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号