微机之选择2013

上传人:wt****50 文档编号:33157456 上传时间:2018-02-14 格式:DOC 页数:8 大小:49.77KB
返回 下载 相关 举报
微机之选择2013_第1页
第1页 / 共8页
微机之选择2013_第2页
第2页 / 共8页
微机之选择2013_第3页
第3页 / 共8页
微机之选择2013_第4页
第4页 / 共8页
微机之选择2013_第5页
第5页 / 共8页
点击查看更多>>
资源描述

《微机之选择2013》由会员分享,可在线阅读,更多相关《微机之选择2013(8页珍藏版)》请在金锄头文库上搜索。

1、1、程序查询方式 I/O 同步控制方式相比于中断驱动式具有(A)的优点。A、 硬件简单,数据传送可靠B、 数据传送可靠,CPU 使用效率高C、 硬件简单,CPU 使用率高2、8259A 的(A)必须在正常操作开始前写入A、 初始化命令字 ICWB、 操作命令字 OCWC、 初始化命令字 ICW 和操作命令字 OCW3、并行接口和串行接口的区别表现在(B)数据传输一个为并行,一个为串行A、接口与 MPC 之间的B、接口与 I/O 设备之间的A、 接口与 MPU 和 I/O 设备之间的4、所谓异步串行通信,是指(B)数据传送是异步的A 位与位之间的B 字符与字符之间的C 位与位之间和字符与字符之间

2、的5、计算机的字长越长,一个字所能表示的数据精度就越高,在完成同样精度的运算时,则处理速度(A)A、 越高B、 越低C、 不一定6、堆栈指针 SP 是微处理器中用于指示(B)的专用寄存器A、 栈底地址B、 栈顶地址C、 中断服务程序或子程序入口地址7、(B)是任何 I/O 接口必不可少的逻辑部件A、 数据缓冲器、控制寄存器、状态寄存器B、 数据缓冲器、端口地址译码器,读/写控制逻辑C、 数据缓冲器、端口地址译码器,中断控制逻辑8、寄存器间接寻址指令的操作数在(C)A、 寄存器中B、 存储器代码段中C、 存储器数据段或堆栈段中9、PC 系列微机响应中断后,从数据总线上得到的是(A)A、 中断向量

3、号B、 中断向量地址C、 中断服务程序的第一条指令的首地址10、PC 系列机中,确定外部硬件中断的服务程序入口地址的是(C)A、 主程序中的调用指令B、 主程序中的条件转移指令C 中断控制寄存器发出的中断向量号1. 一个端口可有( A )个 I/O 地址。A.1 B.2 C.256 D.不一定2. 8086 非屏蔽中断的类型码是( B )。A.00H B. 02H C. 08H D. 不定3. 8255 工作在方式 0 是具有( B )功能。A.查询输入/输出 B. 输入缓冲、输出锁存C. 无条件输入/输出 D.双向数据传送4. 以下方式中 CPU 不参与数据传送的是( D )方式。A. 条件

4、输入/输出 B. 无条件输入/输出C. 中断输入/输出 D. 直接存储器存取 5. PCI 总线是( D )总线。A.8 位 B. 16 位C. 24 位 D. 32 位6. 在中断优先级自动循环方式下,IR5 中断结束后,(C )自动变为最高级。A. IR4 B. IR0 C. IR6 D. IR77. 采用( B)方式时,两台微机可同时进行双向数据传送。A. 异步 B. 全双工 C. 同步 D. 单工8. 地址译码的作用是( B )A. 设计接口 B. 区分不同外设 C. 接至地址总线 D. 向外设输出数据9. 8259 的中断服务寄存器 ISR 的某一位如果置 1 则表示(B )。825

5、9 中断服务故障 BCPU 正在执行中断服务程序外部设备可以请求中断服务 中断服务程序刚执行完 10. D/A 转换器输出的模拟电压极性与所加参考电压极性( A )。A. 有关 B. 无关 C.只能为正 D. 只能为负 1一微机系统有 10 根地址线用于 IO 端口寻址,因而具有 IO 空间的范围是( A )字节。A) 1024 B) 10K C) 0.5M D) 1M28086CPU 读写一次存储器或 IO 端口所需的时间称为一个 ( A )。A) 总线周期 B) 指令周期 C) 时钟周期 D) 基本指令执行时间3微型计算机的输入输出有三种不同的控制方法,其中以( B )控制的输入输出是微机

6、进行 IO 的一种最主要的控制方式。A) 程序控制 B) 中断控制 C) DMA 控制 D) 以上均可4程序查询 IO 方式的工作流程是按( C )的次序完成一个字符的传输。A) 写数据端口,读写控制端口B) 读状态端口,读写数据端口C) 写控制端口,读状态端口,写数据端口D) 随 IO 接口的具体要求而定5在 CPU 与外设的 IO 传送控制方式中,效率高、实时性强的方式是 ( D )。A) 同步传送 B) 查询传送 C) 无条件传送 D) 中断传送6、已知某系统共有 4 台外设,即 A,B,C,D,每台外设都可能发生中断,系统规定中断优先级为 A 最高,D 最低,B、C 同级介于 A,D

7、之间,当 CPU 在执行C 设备的中断服务程序时,其余三台外设同时发生中断请求,此时,IF=1,问CPU 响应哪台外设请求(B )A.B 设备 B.A 设备C.都不响应 D.依 A、B、D 次序都响应7、已知某系统共带三台外设,即 X、Y、Z,每台外设都能发出中断,它们的中断优先级为 XYZ,当前在执行 Z 中断服务程序时,X,Y 同时发出中断请求,若此时 IF=0,问 CPU 响应哪台外设请求( D )A.X 设备 B.Y 设备 C.无响应 X,后响应 Y D.都不响应8、在 8088/8086 系统中使用 8259A 作为中断控制器,试问 8259A 中的中断屏蔽寄存器(IMR)中的屏蔽位

8、与 CPU 的标志寄存器中的 IF 位对中断影响是什么关系( D)A.屏蔽位与 IF 位都用来控制某一个中断源的中断请求B.屏蔽位只使对应中断起开中断或关中断功能C.屏蔽位和 IF 位功能完全一样,可互相替代D.屏蔽位只对一个中断源屏蔽,而 IF 位对所有中断源的中断屏蔽9、IBM-PC 系统中规定的中断优先级次序,下面哪种正确( A )A.内中断(除法错,INTO,INT)(NMI)(INTR)单步中断B.NMI 内中断 INTR 单步中断C.内中断 单步中断 NMI INTRD.NMI 内中断 单步中断 INTR10、中断过程与子程序之间用过程比较,下面哪一条是错误的( B )A.中断过程

9、与子程序调用过程都需保护断点B.中断过程与子程序调用过程都需保护标志寄存器C.中断过程与子程序调用过程都要改变程序执行方向D.中断过程是随机的,而调用子程序是事先安置好的1把原来体积很大的中央处理器 CPU 的复杂电路(包括运算器和控制器),做在一片或几片大规模集成电路的芯片上,这种微缩的 CPU 大规模集成电路称为DC B. P C. PS D. CPU2能够直接被计算机识别和执行的语言是A。A机器语言 汇编语言 C 语言 FORTRAN以 P 芯片为核心,实现芯片与芯片之间的连接的总线是A 。A片总线 外总线 内总线 片内总线4用 16 位二进制数表示-38 的补码为_D_。A1000 0

10、000 0010 0110 B0000 0000 0010 0110C1111 1111 1101 1001 D1111 1111 1101 10105为了辨别信息在长度方面的判别,我们把相邻的 8 个二进制位称为一个_B_。A字长 字节 字 指令数6入栈和出栈指令是由_C_给出栈顶的偏移地址。ASS CS SP BP7执行指令过程中,凡需执行访问存储器或访问 I/O 端口的操作都统一交给BIU 的外部总线完成,每次访问称为一个总线周期。若执行的是数据输出,则称为_C_。A时钟周期 基本指令执行时间 “写”总线周期 “读”总线周期8在计算机中,以后进先出方式工作的存储空间是_D_ 。A存储器

11、RAM ROM 堆栈9下列芯片中,适合存入固定不变或经较长时间才改变的系统程序的芯片是_C_。ARAM DRAM ROM SRAMC、硬件简单,CPU 使用率高10设计 8KB 的 RAM 电路,需用芯片 2104A(4K 1 位)_D_片。A2 4 8 161与外存储器相比,内存储器的特点是_C_。A容量大,速度快,成本低 容量大,速度慢,成本高C容量小,速度快,成本高 容量小,速度快,成本低2CPU 在与外设间传送数据前,先查询外 D 设的状态,当外设准备好了再传送,否则,CPU 等待,这种方式称为_。ADMA B中断控制方式 C无条件传送方式 D条件传送方式3设寄存器 AL 中的存放一个

12、带符号数 X,将 AL 中的内容变为-X 的操作是_A_。ANEG AL BXOR AX,0FFH CNOT AX DCMP AX,AX4检查 BUF 的内容是否为正偶数,如是正偶数,则 0AL。下面程序段正确的是_C_。AMOV AL,BUFJS K1SHR AL,1JNC K1MOV AL,0K1:BMOV AL,BUFAND AL,11JNZ K2MOV AL,0K2:CMOV AL,BUFTEST AL,81HJNZ K3MOV AL,0K3:DMOV AL,BUFJNP K4TEST AL,80HJNZ K45ARRAY DW 2 DUP (1,?)在存储器中分配了_C_个字节的存储

13、单元。A2 B4 C8 D16 6OV DL,1000SI,该指令中源操作数采用的寻址方式是_C_。A立即寻址方式 B直接寻址方式C寄存器相对寻址方式 D寄存器间接寻址方式7下列传送指令中有语法错误的是_B_。AMOV AX,0 BMOV DS,0CMOV AX,SI DMOVES,AX8完成将累加器 AX 清零,下面正确的指令是_A_。ASUB AX,AX BXOR AX,0COR AX,00H DTEST AX,00H9当 CPU 测到 OF时,用一条 INTO 指令可产生_D_。A断点中断 B单步中断 C外部中断 D溢出中断10以下中断属于软中断的是_D_。ANMI BINTR C非屏蔽中断 D溢出中断180868088CPU 向应两个硬中断 INTR 和 NMI 时,相同的必要条件是( C )。A) 允许中断 B) 当前 IO 操作执行结束C) 总线空闲 D) 当前访问内存操作结束2在微型计算机系统中,高速外设与内存储器进行批量数据传送时,应采用( D )。A) 无条件传送 B) 程序查询控制C) 中断控制 D) 直接存储器存取3在进入 DMA 作方式之前,DMA 控制器是被当作 CPU 总线上的一个( B )。A) 主处理器

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 建筑/环境 > 建筑资料

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号