逻辑门电路和触发

上传人:笛音 文档编号:33012335 上传时间:2018-02-13 格式:DOC 页数:10 大小:1.52MB
返回 下载 相关 举报
逻辑门电路和触发_第1页
第1页 / 共10页
逻辑门电路和触发_第2页
第2页 / 共10页
逻辑门电路和触发_第3页
第3页 / 共10页
逻辑门电路和触发_第4页
第4页 / 共10页
逻辑门电路和触发_第5页
第5页 / 共10页
点击查看更多>>
资源描述

《逻辑门电路和触发》由会员分享,可在线阅读,更多相关《逻辑门电路和触发(10页珍藏版)》请在金锄头文库上搜索。

1、2.1 逻辑门电路和触发器数字电路可以分为组合逻辑电路和时序逻辑电路两类:组合逻辑电路的特点是任何时刻的输出信号仅仅取决于输入信号,而与信号作用前的电路原有状态无关。在电路结构上单纯由逻辑门构成,没有反馈电路,也不含有存储元件。时序逻辑电路在任何时刻的稳定输出,不仅取决于当前的输入状态,而且还与电路的前一个输出状态有关。时序逻辑电路主要由触发器构成,而触发器的基本元件是逻辑门电路,因此,不论是简单还是复杂的数字电路系统都是由基本逻辑门电路构成的。2.1.1 逻辑门电路数字系统的所有逻辑关系都是由与、或、非三种基本逻辑关系的不同组合构成。能够实现逻辑关系的电路称为逻辑门电路,常用的门电路有与门、

2、或门、非门、与非门、或非门、三态门和异或门等。逻辑电路的输入和输出信号只有高电平和低电平两种状态:用 1表示高电平、用 0 表示低电平的情况称为正逻辑;反之,用 0 表示高电平、用 1 表示低电平的情况称为负逻辑(本书采用正逻辑) 。在数字电路中,只要能明确区分高电平和低电平两种状态就可以了,高电平和低电平都允许有一定范围的误差,因此数字电路对元器件参数的精度要求比模拟电路要低一些,其抗干扰能力要比模拟电路强。1与门当决定某个事件的全部条件都具备时,该事件才会发生,这种因果关系称为与逻辑关系。实现与逻辑关系的电路称为与门。与门可以有两个或两个以上的输入端口以及一个输出端口,输入和输出按照与逻辑

3、关系可以表示为:当任何一个或一个以上的输入端口为 0时,输出为 0;只有所有的输入端口均为 1 时,输出才为 1。组合逻辑电路的输入和输出关系可以用逻辑函数来表示,通常有真值表、逻辑表达式、逻辑图和波形图四种表示方式。下面就以两输入端与门为例加以说明:(1)真值表是根据给定的逻辑关系,把输入逻辑变量各种可能取值的组合与对应的输出函数值排列成表格。它表示了逻辑函数与逻辑变量各种取值之间的一一对应的关系,逻辑函数的真值表具有唯一性,若两个逻辑函数具有相同的真值表,则两个逻辑函数必然相等。当逻辑函数有 n 个变量时,共有 2n 个不同的变量取值组合。用真值表表示逻辑函数的优点是直观、明了,可直接看出

4、逻辑函数值和变量取值之间的关系。以真值表表示的两输入端与门如表 2-1 所示。表 2-1 两输入端与门的真值表A B Y0 0 00 1 01 0 01 1 1(2)逻辑表达式是利用与、或、非等逻辑运算符号组合表示逻辑函数。与关系相当于逻辑乘法,可以用乘号表示,两输入端与门的逻辑表达式如式 2-1 所示。或简写成 式(2-1 )BAYABY(3)逻辑图是用逻辑符号来表示逻辑函数。与实际器件有明显的对应关系,比较接近工程实际,根据逻辑图可以方便地选取器件制作数字电路系统。Altera 公司的 EDA 开发软件 MAX+plus提供输入端数量分别为 2、3、4、6、8 和 12 的与门,用符号 A

5、ND 表示。另外,MAX+plus还提供了输入端反向的与门,用符号 BAND 表示。两输入端与门的逻辑符号如图 2-1 所示。a)AND2 b)BAND2图 2-1 两输入端与门逻辑符号(4)波形图是逻辑变量的取值随时间变化的规律,又叫时序图。对于一个逻辑函数来说,所有输入、输出变量的波形图也可表达它们之间的逻辑关系。波形图常用于分析、检测和调试数字电路。两输入端与门的波形图如图 2-2 所示。图 2-2 两输入端与门波形图从与门的逻辑关系上可以看出,如果输入端 A 作为控制端,则 A 的值将会决定输入端B 的值是否能被输出到端口 Y。例如 A=1 时,则 Y=B,B 被输出;但若 A=0 时

6、,则不管B 的状态如何,Y 都等于 0。2或门决定某一事件的所有条件中,只要有一个条件或几个条件具备时,这一事件就会发生,这样的因果关系称为或逻辑。实现或逻辑关系的电路称为或门。或门的输入和输出按照或逻辑关系可以表示为:如有任何一个或一个以上的输入端口为 1 时,输出为 1;当所有的输入端口都为 0 时,输出才为 0。下面以两输入端或门为例说明:(1)真值表:以真值表表示的两输入端或门如表 2-2 所示。表 2-2 两输入端或门的真值表A B Y0 0 00 1 11 0 11 1 1(2)逻辑表达式:或关系相当于逻辑加法,可以用加号表示,两输入端或门的逻辑表达式如式 2-2 所示。式(2-2

7、 )BAY(3)逻辑符号: MAX+plus提供输入端数量分别为 2、3、4、6、8 和 12 的或门,用符号 OR 表示。另外,MAX+plus还提供了输入端反向的或门,用符号 BOR 表示。两输入端或门的逻辑符号如图 2-3 所示。a)OR2 b)BOR2图 2-3 两输入端或门逻辑符号(4)波形图:两输入端或门的波形图如图 2-4 所示。图 2-4 两输入端或门波形图3非门决定某事件的条件不具备时,该事件却发生;条件具备时,事件却不发生。这种互相否定的因果关系称为非逻辑,实现非逻辑关系的电路称为非门。非门只有一个输入端和一个输出端,输出端的值与输入端的值相反,可以用反相器电路实现,因此非

8、门又称为“反相器” 。(1)真值表:以真值表表示的非门如表 2-3 所示。表 2-3 非门的真值表A Y0 11 0(2)逻辑表达式:非关系相当于逻辑取反,可以在变量的上方加个“”表示非,非门的逻辑表达式如式 2-3 所示。式(2-3 )AY(3)逻辑符号:MAX+plus提供的非门,用符号 NOT 表示。非门的逻辑符号如图2-5 所示。图 2-5 非门逻辑符号(4)波形图:非门的波形图如图 2-6 所示。图 2-6 非门波形图4与非门与非门有两个或两个以上的输入端和一个输出端。当任何一个或一个以上的输入端为0 时,则输出为 1;当所有的输入端均为 1 时,则输出为 0。下面以两输入端的与非门

9、为例说明:(1)真值表:以真值表表示的两输入端与非门如表 2-4 所示。表 2-4 两输入端与非门的真值表A B Y0 0 10 1 11 0 11 1 0(2)逻辑表达式:与非关系相当于对与逻辑关系取反,两输入端与非门的逻辑表达式如式 2-4 所示。式(2-4 )ABY(3)逻辑符号:MAX+plus提供输入端数量分别为 2、3、4、6、8 和 12 的与非门,用符号 NAND 表示。另外, MAX+plus还提供了输入端反向的与非门,用符号 BNAND表示。两输入端与非门的逻辑符号如图 2-7 所示。a)NAND2 b)BNAND2图 2-7 两输入端与非门逻辑符号(4)波形图:两输入端与

10、非门的波形图如图 2-8 所示。图 2-8 两输入端与非门波形图从与非门的逻辑关系上可以看出,利用输入端 A 的值来控制输入端口 B 的值是否输出至输出端口 Y。当 A=1 时, (输入信号被反相输出) ;但 A=0 时,则不管 B 的值是BY什么,Y 都为 1,即将 B 信号屏蔽掉。5或非门或非门可以有两个或两个以上的输入端和一个输出端。当所有的输入端都为 0 时,输出为 1;如有任何一个或一个以上的输入端为 1 时 ,则输出为 0。下面以两输入端或非门为例说明:(1)真值表:以真值表表示的两输入端或非门如表 2-5 所示。表 2-5 两输入端或非门的真值表A B Y0 0 10 1 01

11、0 01 1 0(2)逻辑表达式:或非关系相当于对或逻辑关系取反,两输入端或非门的逻辑表达式如式 2-5 所示。式(2-5 )BAY(3)逻辑符号:MAX+plus提供输入端数量分别为 2、3、4、6、8 和 12 的或非门,用符号 NOR 表示。另外,MAX+plus还提供了输入端反向的或非门,用符号 BNOR 表示。两输入端与非门的逻辑符号如图 2-9 所示。a)NOR2 b)BNOR2图 2-9 两输入端或非门逻辑符号(4)波形图:两输入端或门的波形图如图 2-10 所示。图 2-10 两输入端或非门波形图可以利用或非门的输入端 A 来控制输入端 B。当 A=0 时, (输入信号被反相输

12、BY出) ;当 A=1 时,则不管 B 的值是什么,Y 都为 0。6异或门异或门可以有两个或两个以上的输入端和一个输出端。当逻辑值为 1 的输入端个数是奇数时,输出为 1;当逻辑值为 1 的输入端个数是偶数时,输出为 0。下面以两输入端异或门为例说明:(1)真值表:以真值表表示的两输入端异或门如表 2-6 所示。表 2-6 两输入端异或门的真值表A B Y0 0 00 1 11 0 11 1 0由真值表可以看出,当 A=1 时,输入端 B 的信号将反相输出至输出端 Y;但若 A=0时,输入端 B 的信号可以直接输出至输出端 Y。(2)逻辑表达式:异或逻辑关系可以用符号 表示,两输入端异或门的逻

13、辑表达式如式 2-6 所示。式(2-6 )A从逻辑表达式中可以看出,异或门能够用与门、非门和或门来实现。(3)逻辑符号:MAX+plus提供的异或门,用符号 XOR 表示。异或门的逻辑符号如图 2-11 所示。图 2-11 两输入端异或门逻辑符号(4)波形图:两输入端异或门的波形图如图 2-12 所示。图 2-12 两输入端异或门波形图7同或门同或门可以有两个或两个以上的输入端和一个输出端。与异或门刚好相反,当逻辑值为 1 的输入端的个数是奇数时,输出为 0;当逻辑值为 1 的输入端的个数是偶数(包括零)时,则输出为 1。下面以两输入端同或门为例说明: (1)真值表:以真值表表示的两输入端同或

14、门如表 2-7 所示。表 2-7 两输入端同或门的真值表A B Y0 0 10 1 01 0 01 1 1由真值表可以看出,当 A=1 时,输入 B 端的信号可以输出至输出端 Y;当 A=0 时,输入 B 端的信号将反相输出至输出端 Y。(2)逻辑表达式:同或关系相当于给异或逻辑关系取反,两输入端同或门的逻辑表达式如式 2-7 所示。式(2-7 )A(3)逻辑符号:MAX+plus提供的同或门,用符号 XNOR 表示。同或门的逻辑符号如图 2-13 所示。图 2-13 两输入端同或门逻辑符号(4)波形图:两输入端同或门的波形图如图 2-14 所示。图 2-14 两输入端同或门波形图2.1.2

15、触发器触发器是数字系统中除逻辑门以外的另一类基本单元电路,有两个基本特性:一个是具有两个稳定状态,可分别用来表示二进制数码 0 和 1。另一个是可以在输入时钟脉冲信号的作用下,两个稳定状态可相互转换,能够完成计数功能;当输入时钟脉冲信号消失或保持不变时,触发器的输出状态也保持不变,这就是记忆功能,可用作二进制数据的存储单元。触发器是构成时序逻辑电路的基本电路,有多种分类方式:根据逻辑功能的不同,触发器可分为 RS 触发器、D 触发器、JK 触发器、T 触发器和 触发器等;根据触发方式T的不同,触发器可分为电平触发器、边沿触发器和主从触发器等;根据电路结构的不同,触发器可分为基本 RS 触发器、

16、同步 RS 触发器、维持阻塞触发器、主从触发器和边沿触发器等。但从电路的组成单元上看,所有的触发器都是由基本 RS 触发器和逻辑门电路构成,而基本 RS 触发器又可以用两个或非门(或者两个与非门)组成。因此,可以认为触发器是由多个基本逻辑门电路组成。触发器有一个时钟脉冲(用 CP 表示)输入端、一个或多个输入端和两个互补输出端(分别用 Q 和 表示) 。通常用 Q 端的输出状态来表示触发器的状态,当 Q=1、 =0 时,Q称为触发器的 1 状态,记 Q=1;当 Q=0、 =1 时,称为触发器的 0 状态,记 Q=0。这两个状态和二进制数码的 1 和 0 对应。由于触发器属于时序逻辑电路,所以其输出状态不但与输入信号有关,还与当前的输出状态有

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 办公文档 > 其它办公文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号