s3c2440io口的总结(4)(arm92440)

上传人:第*** 文档编号:32867262 上传时间:2018-02-12 格式:DOC 页数:4 大小:247.50KB
返回 下载 相关 举报
s3c2440io口的总结(4)(arm92440)_第1页
第1页 / 共4页
s3c2440io口的总结(4)(arm92440)_第2页
第2页 / 共4页
s3c2440io口的总结(4)(arm92440)_第3页
第3页 / 共4页
s3c2440io口的总结(4)(arm92440)_第4页
第4页 / 共4页
亲,该文档总共4页,全部预览完了,如果喜欢就下载吧!
资源描述

《s3c2440io口的总结(4)(arm92440)》由会员分享,可在线阅读,更多相关《s3c2440io口的总结(4)(arm92440)(4页珍藏版)》请在金锄头文库上搜索。

1、S3C2440 I/O 口的总结(4)一、DCLK 控制寄存器(DCLKCON)这个寄存器定义 DCLKn 信号,这个信号为外部资源提供时钟信号。DCLKCON仅仅在 CLKOUT1:0被设置为发送 DCLKn 信号时才能进行操作。1DCLK0EN 0DCLK0 使能:0 = DCLK0 禁止1 = DCLK0 使能2DCLK0SelCK 1选择 DCLK0 时钟源0 = PCLK 1 = UCLK(USB)3DCLK0DIV 7:4DCLK0 frequency = source clock /( DCLK0DIV + 1)4DCLK0CMP 11:8DCLK0 与时钟切换值进行比较,如下图

2、所示,如果 DCLK0CMP 是 n,低电平的持续时间为(n+1),高电平的持续时间为(DCLK1DIV + 1)( n +1)5DCLK1EN 16DCLK1 使能:0 = DCLK1 禁止1 = DCLK1 使能6DCLK1SelCK 17选择 DCLK1 时钟源0 = PCLK 1 = UCLK(USB)7DCLK1DIV 23:20DCLK1 frequency = source clock /( DCLK0DIV + 1)8DCLK1CMP 27:24DCLK1 与时钟切换值进行比较,如下图所示,如果 DCLK1CMP 是 n,低电平的持续时间为(n+1),高电平的持续时间为(DCL

3、K1DIV + 1)( n +1)二、外部中断控制寄存器 n(EXTINTn)可以通过各种信号方法请求 8 外部中断。 EXTINT 寄存器可以通过配置电平触发方式和边沿触发方式来请求外部中断,并还配置了信号极性。为了识别电平中断,因为噪声滤波器的存在,到 EXTINTn 引脚上的有效逻辑级电平别必须至少保持 40ns。注意:EXTINT0(EINT0 EINT7)每三位来确定 EINT 请求的信号方式:000:低电平触发 001:高定平触发 01x:下降沿触发10x:上升沿触发 11x:双边沿触发注意:EXTINT1FLTEN8 FLTEN15 每位来确定 EINT 的滤波器使能:0:滤波器禁止1:滤波器使能EINT8 EINT15 每三位来确定 EINT 请求的信号方式:000:低电平触发 001:高定平触发 01x:下降沿触发10x:上升沿触发 11x:双边沿触发EINT 15:0用于唤醒电源。注意:EXTINT1FLTEN16 FLTEN23 每位来确定 EINT 的滤波器使能:0:滤波器禁止1:滤波器使能EINT16 EINT23 每三位来确定 EINT 请求的信号方式:000:低电平触发 001:高定平触发 01x:下降沿触发10x:上升沿触发 11x:双边沿触发

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 办公文档 > 其它办公文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号