现代微机复习试卷解答

上传人:第*** 文档编号:32763587 上传时间:2018-02-12 格式:DOC 页数:60 大小:776.50KB
返回 下载 相关 举报
现代微机复习试卷解答_第1页
第1页 / 共60页
现代微机复习试卷解答_第2页
第2页 / 共60页
现代微机复习试卷解答_第3页
第3页 / 共60页
现代微机复习试卷解答_第4页
第4页 / 共60页
现代微机复习试卷解答_第5页
第5页 / 共60页
点击查看更多>>
资源描述

《现代微机复习试卷解答》由会员分享,可在线阅读,更多相关《现代微机复习试卷解答(60页珍藏版)》请在金锄头文库上搜索。

1、第一章1、在 8086 变址寻址方式中,操作数的物理地址等于( )A.段寄存器左移四位加上变址寄存器的内容B.段寄存器左移四位加上变址寄存器的内容再加上给定的偏移量C.段寄存器左移四位加上变址寄存器的内容再加上基址寄存器的内容D.段寄存器左移四位加上基址寄存器的内容再加上给定的偏移量2、段地址为 3900H,偏移地址为 5200H,则物理地址为( )A.8B00H B.3E200H C.44200H D.55900H3、8086 能寻址内存储器的最大地址范围为( )A.64KB B.1MB C.16MB D.16KB4、取指令的物理地址= ( )A.(DS)10H+偏移地址 B.(ES)10H

2、+偏移地址 C.(SS)10H+(SP) D.(CS)10H+(IP) 表 1-2 和 AD0 编码的含义5、8086CPU 的控制线 =0,地址线 A0=0,CPU( )A.从偶地址开始完成 8 位数据传送 B.从偶地址开始完成 16 位数据传送 C.从奇地址开始完成 8 位数据传送D.从奇地址开始完成 16 位数据传送6、8086CPU 在执行 MOV AL,BX指令的总线周期内,若 BX 存放的内容为 2034H, 和 A0 的状态为( )A.0,1 B.0,0 C.1,1 D.1,07、8086 工作在最小模式下,当 M/IO#=0,RD#=0 ,WR#=1 时,CPU 完成的操作是(

3、 )A.存储器读 B.I/O 读 C.存储器写 D.I/O 写8、8086CPU 有最小和最大两种工作模式,最大模式的特点是( )A.需要总线控制器 8288 B.由编程进行模式设定C.不需要 8286 收发器 D.CPU 提供全部的控制信号9、CPU 与外设之间交换信息,一般有( )A.地址信息 B.数据信息 C.控制信息 D.状态信息 E.中断类型码10、8086/8088CPU 工作在最小方式对存储器进行写操作有关的控制信号( )A.M/IO# B.WR# C.ALE D.INTA# E.DT/R#11、如果 8088/8086CPU 的工作时钟 CLK=4MHZ,请问:a、CPU 正常

4、工作时,Reset 引脚至少出现多少微秒的高电平才能使 CPU 复位?b、在插入一个 Tw 的情况下,从内存读出一个字节数据需要的时间是多少?答:(1)由于时钟为 4MHZ,一个时钟周期为 1/4=0.25 微秒;CPU 完成复位操作需要 4 个时钟周期,所以 4*0.25=1 微秒。(2)再加上 1 个 TW 情况下,共需要 5 个时钟周期,所以5*0.25=1.25 微秒。12、当总线请求部件收到()信号后,就获得了总线控制权;在其控制总线时期,HOLD 和 HLDA 都保持( ) 。当总线部件用完总线后,HOLD 变为低电平,于是 CPU 又重新控制总线,并使 HALD 变为( ) A.

5、HOLD B.HALD C.INTR D.INTA A.低电平 B.高电平 C.高阻态 D.不变 A.低电平 B.高电平 C.高阻态 D.不变13、8086CPU 上电复位后,CS=( FFFFH ),IP=(0000H ),DS=( 0000H ),SP=( 0000H ) 14、8086CPU 之所以能有力地提高工作效率,其原因之一是总线接口部件和执行部件采用( 并行 )的工作方式。15、完成一个基本操作所用时间的最小单位是( 时钟周期 ),通常称它为一个( T )状态。完成一次读或写至少需要( 4 )个这样的状态。16、设 DS:75 存储单元开始存放 11H、22H、33H,若要求占用

6、的总线周期最少,则要( 2 )条指令才能将这 3 个数据读入到 CPU 中,这时占用( 2 )个总线周期。若执行 MOV AX,75后,则 AH=( 22H ),AL=( 11H )第二章1 .构成 4KB 的存储系统,需要( )A.10244 位的芯片 8 片 B.2K1 位的芯片 8 片C.10248 位的芯片 2 片 D.16K1 位的芯片 4 片 2. 设存储器的地址线为 20 条,存储单元为字节,使用全译码方式组成存储器,该系统构成最大容量需要 64K1 位的存储器芯片的数量是( )A.16 B.32 C.64 D.1283. 已知一个 SRAM 芯片的容量力 8K8,该芯片有一个片

7、选信号引脚和一个读/写控制引脚,问该芯片至少有多少个引脚?地址线多少条? 数据线多少条 ?还有什么信号线 ?答: 根据存储芯片地址线数量计算公式,klog2(1024*8)= log2( 213)=13,即总计有 13 根地址线。另有 8 根数据线、2根电源线。所以该芯片至少有 25(=13+8+1+1+2)根引脚。3. 巳知一个 DRAM 芯片外部引脚信号中有 4 条数据线,7 条地址线,计算它的容量。答:根据存储容量计算公式 S2 kI,可得该芯片的存储容量为:2 14*4=16K4bit(位) ,也可表示为 64Kb=8KB(字节)5.组成 8K 字节的存储器,需要 2564 位的存储器

8、芯片( ) 。A.32 片 B.64 片 C.16 片 D.50 片6. 74LS138 译码器的接线如图 2-28 所示,写出 Y0、Y 2、Y 4、Y 6 所决定的内存地址范围。答:从图看出,该存储系统的片内地址线有 13 根(A12-A0) ,是一个由 8KB 存储芯片组成的存储系统,A17 地址线不确定。它的地址分布为: 00?0, CBA?, ?, ?, ? 其中,CBA 作为译码输入,与输出选择有关;“?”表示可以为“0” ,也可以为“1” 。 于是: 0Y 对应的内存地址范围是: 00000H01FFFH;或20000H21FFFH。 2Y 对应的内存地址范围是: 04000H0

9、5FFFH;或 24000H25FFFH。 4Y 对应的内存地址范围是: 08000H09FFFH;或 28000H29FFFH。 6Y 对应的内存地址范围是: 0C000H0DFFFH;或 2C000H2DFFFH7. 断电后所存储信息会丢失的存储器是( )A.ROM B.RAM C.CD-ROM D.FLASH-MEMORY8. 需要定期刷新的存储器类型为( )A.静态存储器 B.动态存储器 C.只读存储器 D.易失性存储器9. EPROM 是指( )A.只读存储器 B.可编程的只读存储器C.可擦除可编程的只读存储器 D.电可改写只读存储器10.某一 SRAM 芯片其容量为 2KB,除电源

10、和接地线之外,该芯片引线的最小数目是( )A.24 B.26 C.20 D.2211. 有一个存储体,其地址线 15 条,数据线为 8 条,则1)该存储体能够存储多少个汉字?2)如果该存储体由 2K4 位的芯片组成,需要多少片 ?3)采用什么方法扩展?分析各位地址线的使用。答:1)该存储体容量为 215832KB ,存储一个汉字需要两个字节,因此,它能够存储 16384(16K)个汉字。2)需要 2K4 位的芯片 32 片,(32K8)/(2K4)32。3)可采用字位全扩展方法,由 2 片 4 位的芯片组成 1 组 8位的存储单元,16 组扩展成 32K 的 8 位存储体。芯片直接使用的地址线

11、(片内地址)11 根(A0A10) ,另外需要 4 根高位地址,连接到 4-16 译码输入端,产生 16 个译码信号用作 16 个芯片的片选信号。剩余的地址线用来确定该存储体的首地址。12. 利用全地址译码将 6264 芯片接到 8088 系统总线上,地址范围为 30000H31FFFH,画出逻辑图。答:全地址译码可以保证存储器芯片上的每一个单元在整个内存空间中具有唯一的、独占的一个地址。6264 芯片有 13 根地址线,剩余的高位 7 根地址线通过译码组合确定该芯片的起始地址(30000H) 。由 30000H 地址得出对应的地址线状态为:0011 000 0 0000 0000 0000

12、可以看出 A13A19 地址线为 0011 000,所以译码组合应逻辑为:= A16A17 =()(A16 A17) = A13+A14+A15+A18+A19+ A16A1713. 若用 2164 芯片构成容量为 128KB 的存储器,需多少片 2164? 至少需多少根地址线? 其中多少根用于片内寻址? 多少根用于片选译码? 答:2164A 是容量为 64K1 位的地图随机存储器芯片,构成128KB 的存储器需要 2164 芯片 16 片128K8/(64K1)=16。由于地址空间为 128K,需要的地址线总线为 17 根(217=28 根) 。其中,片内地址线 16 根(216=64K)

13、,片选地址线 1 根(17 16=1) 。每 8 个 2164 芯片构成一组,进行位扩展,得到 64KB 存储器。两个这样的“组”进行地址扩展,构成 128KB 的存储器。14. 某 8088 系统用 2764ROM 芯片和 6264SRAM 芯片构成 16KB的内存。其中,RAM 的地址范围为 FC000H-FDFFFH,ROM 的地址范围为 FE000H-FFFFFH。试利用 74LS138 译码,画出存储器与CPU 的连接图,并标出总线信号名称。答:2764 和 6264 均为 8KB 的存储芯片,需要 13 根地址线(A0A12)用于片内寻址。8080 系统的其他地址线(A13A19)

14、用于产生片选信号。FC000H 的地址线状态为: 1111 110 0 0000 0000 0000FE000H 的地址线状态为: 1111 111 0 0000 0000 0000将 A13A15 用作译码输入,其他地址(A16A19=1111)用作译码控制,可以得到如下译码控制电路,连接如下图所示:15. 存储周期指的是( ) 。A存储器进行连续读或写操作所允许的最短时间间隔 B存储器的读出周期C存储器进行连续写操作所允许的最短时间间隔 D存储器的写入周期16.某一 EPROM 芯片,其容量为 32K8,除电源和地线外,最小的输入引脚和输出引脚分别为( ) 。A. 15 和 8; B32

15、和 8; C17 和 8;D18 和 10;17.掩膜 ROM 在制造时通过光刻是否连接 MOS 管来确定 0 和1,如果对应的某存储单元位没有连接 MOS 管,则该位信息为( ) 。A不确定; B. 0; C1; D可能为0,也可能为 118. SRAM 和 DRAM 存储原理不同,它们分别靠( )来存储 0和 1 的。A双稳态触发器的两个稳态和极间是否有足够的电荷B内部熔丝是否断开和双稳态触发器C极间电荷和浮置栅是否积累足够的电荷D极间是否有足够的电荷和双稳态触发器的两个稳态第三章3.1 如果用 24b 储存一个无符号数,这个数的范围是什么?如果储存的是一个补码表示的有符号数,那么这个数的范围又是什么?答:如果用 24b 储存一个无符号数,这个数的范围应为:02 -241

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 建筑/环境 > 工程造价

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号