74HC164的驱动和应用

上传人:豆浆 文档编号:28938919 上传时间:2018-01-21 格式:DOC 页数:2 大小:141KB
返回 下载 相关 举报
74HC164的驱动和应用_第1页
第1页 / 共2页
74HC164的驱动和应用_第2页
第2页 / 共2页
亲,该文档总共2页,全部预览完了,如果喜欢就下载吧!
资源描述

《74HC164的驱动和应用》由会员分享,可在线阅读,更多相关《74HC164的驱动和应用(2页珍藏版)》请在金锄头文库上搜索。

1、74HC164 的驱动和应用74HC164 的几点说明:1.74HC164 是串行输入,并行输出的;2.它的并行输出其实是有延时的,只是延时时间小,可以认为是并行输出;74hc164 封装和真值表:真值表中文解释说明:H高电平 L 低电平 X 任意电平 低到高电平跳变(上升沿有效) QA0,QB0,QH0 规定的稳态条件建立前的电平 QAn,QGn 时钟最近的前的电平看真值表的第三条和第五条:就可以知道,在保持 clear 为 H, clock 为状态下,AB 都为 H 时,移位寄存器移入 H,而当移位寄存器移入 L 时,必须令 B 为 L,而 A 不受约束。所以可以把 AB 断相连再接入单片

2、机数据端口。还有一种是 A 脚直接接高电平,B 脚连入单片机数据端(P2_7)时序图:1. 首先区分输入输出信号。这里 CLEAR、A、B、CLOCK 是输入信号,QaQh 是输出信号;2. 拿尺子开始扫描2.1. 首先可以看到 CLEAR 的下降沿后输出全部置低电平。结合后面的一个CLEAR 下降沿,可以得出结论:当 CLEAR 输入下降沿时,无论 A、B、CLOCK 状态为何,输出全部拉低;2.2. 尺子向右移动找到 Qa 的第一个上升沿,可以看到这个上升沿是与CLOCK 的上升沿对齐的,可以得出结论:输出在逻辑上与上升沿同步。此时将会注意到在此之前已经有 3 个上升沿但输出始终为低电平,尺子移动分别比较这 3 个上升沿,其 A、B 输入分别为 10、01,于是可以得出结论:Qa = A B。2.3. 尺子继续向右移动可以分别看出在随后的 CLOCK 上升沿处,Qa 全部按照 A 与 B 进行输出,从而验证以上结论。此外 QbQh 的波形为 Qa 波形依次移位得到。

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 行业资料 > 其它行业文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号