EDA数字逻辑三人表决器

上传人:宝路 文档编号:23260275 上传时间:2017-11-30 格式:DOC 页数:6 大小:105.51KB
返回 下载 相关 举报
EDA数字逻辑三人表决器_第1页
第1页 / 共6页
EDA数字逻辑三人表决器_第2页
第2页 / 共6页
EDA数字逻辑三人表决器_第3页
第3页 / 共6页
EDA数字逻辑三人表决器_第4页
第4页 / 共6页
EDA数字逻辑三人表决器_第5页
第5页 / 共6页
点击查看更多>>
资源描述

《EDA数字逻辑三人表决器》由会员分享,可在线阅读,更多相关《EDA数字逻辑三人表决器(6页珍藏版)》请在金锄头文库上搜索。

1、实验名称: 三人表决器实验报告成员:张杰 110317114陶柳 110317095明凯 110317102张小伟 110317096授课老师:李珈1实验目的学会组合逻辑电路的分析和设计方法。2理论准备1)组合逻辑电路的分析方法a) 给定逻辑电路输出逻辑函数式一般从输入端向输出端逐级写出各个门输出对其输入的逻辑表达式,从而写出整个逻辑电路的输出对输入变量的逻辑函数式。必要时,可进行化简,求出最简输出逻辑函数式。b) 列真值表将输入变量的状态以自然二进制数顺序的各种取值组合代入输出逻辑函数式,求出相应的输出状态,并填入表中,即得真值表。c) 分析逻辑功能通常通过分析真值表的特点来说明电路的逻辑功

2、能。2)组合逻辑电路的设计方法。a) 进行逻辑抽象,列出真值表。 注意:逻辑抽象时要给出每个变量的含义及 01 的含义b) 根据真值表,写出逻辑函数表达式。c) 将输出逻辑函数化简d) 据输出逻辑函数画逻辑图。 3实验内容设计一个三人(用 A、B、C 代表)表决电路。要求 A 具有否决权,即当表决某个提案时,多数人同意且 A 也同意时,提案通过。用与非门实现。4设计过程1)分析设计要求,列出真值表。设 A、B、C 三人表决同意提案时用 1 表示,不同意时用 0 表示;Y 为表决结果,提案通过用 1 表示,通不过用 0 表示,同时还应考虑 A 具有否决权。由此可列出表 3 所示的真值表。表 3

3、三人表决器的真值表输入 输出A B C Y0 0 0 00 0 1 00 1 0 00 1 1 01 0 0 01 0 1 11 1 0 11 1 1 12)根据真值表,写出逻辑函数表达式。Y= CAB3)将输出逻辑函数化简后,变换为与非表达式。Y= 4)据输出逻辑函数画逻辑图。根据上式可画出图 2 所示的逻辑图。图 2 三人表决器逻辑图5)在 MaxplusII 中输入原理图、编译、仿真、下载。假如采用结构图_,引脚信息如下图所示5.实验结果及分析1)仿真后,波形图如下所示:实验板位置 信号通用目标器件引脚名EP1K30TC144引脚号键7 a PIO13 27键8 b PIO12 26键6

4、 c PIO11 23发光管1 f PIO16 30图 3 三人表决器仿真波形图2)硬件测试结果:将输入变量 A、B、C 的状态,观察输出端的变化,并将结果记录到表 4 中。表 4 三人表决器实验结果输入 输出键 8(b) 键 7(a) 键 6(c)发光管D1(f)低 低 低 低低 低 高 低低 高 低 低低 高 高 高高 低 低 低高 低 高 低高 高 低 高高 高 高 高3)结果分析A 具有否决权。当 A 输入低电平,即 A 不同意时,无论 B,C 都为高电平还是低电平,提案不能通过;当 A 输入高电平,即 A 同意时,只要 B、C 只要有一个输入高电平,即只要有一人同意,提案通过。6遇到问题及解决办法1)问题:文件无法下载到目器件中。解决方法:没有再编译一次,把引脚信息导进去。7思考题用或非门如何实现上述电路?答:三人表决器逻辑表达式CBA)()(Y画出逻辑图,如图 4。图 4 用或非门实现三人表决器逻辑图再进行编译仿真并下载。

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 办公文档 > 其它办公文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号