3.组合课件-数字电路

上传人:宝路 文档编号:2051156 上传时间:2017-07-19 格式:PPT 页数:53 大小:1.80MB
返回 下载 相关 举报
3.组合课件-数字电路_第1页
第1页 / 共53页
3.组合课件-数字电路_第2页
第2页 / 共53页
3.组合课件-数字电路_第3页
第3页 / 共53页
3.组合课件-数字电路_第4页
第4页 / 共53页
3.组合课件-数字电路_第5页
第5页 / 共53页
点击查看更多>>
资源描述

《3.组合课件-数字电路》由会员分享,可在线阅读,更多相关《3.组合课件-数字电路(53页珍藏版)》请在金锄头文库上搜索。

1、1,第三章 组合逻辑电路,3.1 概述,一、组合逻辑电路(Combinatory logic circuit),数字电路按逻辑功可分为两大类 1.组合逻辑电路 2.时序逻辑电路,在组合逻辑电路中任意时刻的输出只取决于该时刻的输入,与电路原来的状态无关。,2,二、逻辑功能的描述,y1=f1(a1,a2,an)y2=f2(a1,a2,an) . . .ym=fm(a1,a2,an),Y=F(A),逻辑图、函数式或真值表均能描述,这里用函数式说明:,3,三、本章重点: 1.组合逻辑电路的分析; 2.组合逻辑电路的设计; 3.常用电路;,常用电路包括: 1 .编码器 2.译码器 3.数据选择器 4.加

2、法器 5.数值比较器,组合电路中的竞争冒险现象不作为重点。,【题3.4】【题3.10】【题3.12】【题3.17】【题3.23】实验二、 实验三电路设计。,4,3.2 组合电路的分析方法和设计方法,一、分析方法,方法:逐级写出逻辑函数式。,C=AB,右图电路,5,二 设计方法,真值表,例:交通信号灯故障检测电路。要求在非“只有一只灯亮”时给出出错信号。,为求真值表,首先进行逻辑抽象。用R代表红、A代表黄、G代表绿;用1表示灯亮,“0”表示灯灭;用Z表示输出,且“1”表示有故障。,函数式,解:,1.真值表,步骤:,1.真值表,2.函数式,3.逻辑图,6,得到真值表:,2.函数式 注意:在用门电路

3、(即SSI)实现时要注意: 第一,把函数式划成所用门要求的形式; 第二,要把函数式划成最简。为此,要尽量使用卡诺图。,得到函数式:,若用与非门:,7,3.逻辑图:,8,3.3 若干常用的组合逻辑电路,一、编码器(Encodor),用二值代码表示具体事物。 如:用0101表示十进制数5。,编码器分为普通编码器和优先编码器。,(一)普通编码器,普通编码器任何时刻只允许一个输入有效。,以3位二进制编码器的设计为例:,注意这个名称,编码:,9,1.真值表,2.函数式,10,3.逻辑图,特点:普通编码器为“或”逻辑关系。,(二)优先编码器,优先编码器允许多个输入信号同时有效。设计时所有输入信号已按优先顺

4、序排队。,如:74LS148是83线优先编码器。这次我们进行“分析”。,11,代表无输入信号,代表“有输入信号”,G1门是负逻辑非门,12,13,编码器逻辑功能的扩展,例:用两片74LS148接成164线优先编码器。,这样连接可保证第(1)片的输入信号优先于第(2)片,14,二、译码器(Decoder),(一)二进制译码器,译码:将输入的二值代码转换成对应的高、低电平信号。因此,它是编码的反操作。,分类: 二进制译码器 二十进制译码器 显示译码器,特点:输入是一组二进制代码。,例如:设计三位二进制译码器。,第一步:真值表,共有三个输入、八个输出。,注意这个名称,15,将输出部分的0与1交换,即

5、为低电平有效,第二步:函数式,每一个输出对应一个最小项。故有:,Yi = mi i = 0 7,第三步:逻辑图,16,74LS138 简介:,返回21,等效为或非门,17,18,译码器功能的扩展:,例如,用74LS138实现416线译码器。, 很明显,要用2片74LS138,如果74LS138只有一个使能端S,则需要接入一个“12线译码器”。,19,(二)二十进制译码器,功能:将输入的二十进制码(BCD码)转换为代表09这十个数的电平信号。,二十进制码(Binary Coded Decimal)多为四位码。常用代码见下表:,8421码是用的最多的BCD码。,偏权码,无权码,20,二十进制译码器

6、74LS42逻辑图如下(8421码):,真值表53,Y9=A3A0,利用约束项可化简,例如Y9:,与416线译码器比,不同处在于它只用了10个输出端。,21,(三) 译码器的应用,多路分配器实现组合逻辑电路,1.多路分配器,功能:将一路输入信号按要求送到多个输出端中的一个。,位置由控制信号决定,22,2.实现组合逻辑电路,将逻辑函数化成最小项之和;当译码器低电平有效时,就选与非门;(当译码器高电平有效时,就选或门。),例:用译码器实现下述逻辑函数式描述的组合逻辑电路。(允许使用必要的门电路。),原理:译码器可提供输入变量的全部最小项,因此可以用它实现任何逻辑函数(要加必要的门电路)。,方法:,

7、23,由于译码器输出低电平有效,故选用与非门,由于是三变量逻辑函数,故选用38线译码器,24,(四)显示译码器,1.七段字符显示器,这种显示器可用多种发光器件构成。例如半导体发光二极管、液晶等。这里以发光二极管为例进行说明。,半导体数码管BS201AD的外形图、等效电路:,驱动电路,共阳极接法,共阴极接法,驱动信号 可由门电路提供:,25,2.BCD七段显示译码器,这里将其作为组合电路介绍它的设计方法:,a段,26,该译码器称为四七线译码器。,27,集成4-7线译码器7448简介,灭零输入,试灯,可直接驱动共阴极数码管。,熄灭输入/灭零输出,当多个数码管同时使用时:,28,0 . 0,外接电阻

8、可增加数码管的驱动电流,译码器驱动数码管的接线方法:,29,三、数据选择器(Multiplexer)简称MUX,(一)工作原理,从一组输入数据中选出某一个输出。也称为多路选择器、多路开关。,输 入,输 出,位置由控制信号决定,可称为4选1数据选择器,30,这次我们以4选1数据选择器为例进行分析。,我们分析上半部分:,31,(二)功能扩展,例如:用双4选1数据选择器构成8选1数据选择器。,1.根据输入端个数决定使用4选1数据选择器个数M;,2.再根据1款中的M值决定需用的译码器的种类X-M线译码器(M=2X);,3.决定输出端使用那种门使能端无效时输出全为低,则选用或门;使能端无效时输出全为高,

9、则选用与门;,本例 M=2, X=1, 输出选或门,两个4选1数据选择器,1-2线译码器,低二位接地址端,高位接译码器输入,32,(三) 应用,可用来设计组合逻辑电路,对比上两式得:,D0=D3=0 , D1=D2=1,也可用真值表:,可见数据选择器地址端的个数等于能实现的逻辑函数包含变量的个数。,输入变量接地址端,33,还可以实现变量数比地址端数大1的逻辑函数。,例如,用4选1数据选择器实现交通灯判别电路。,令RA1, AA0, ZY,YD0D1D2D3,由右面的真值表可求出:,高二位接地址端,A1 A0,34,若用公式法,要将Z写成包含变量R,A最小项的与或式。,D0,D1,D3,D2,1

10、 0 1 1 + 0 1 1 1,四. 加法器(Adder),实现二进制数的加法运算。,35,(一)一位加法器,1.半加器(Half adder),将两个一位二进制数相加,给出和数和进位。,将三个一位二进制数相加,给出和数和进位。,2. 全加器(Full adder),36,全加器的输出函数有多种形式,例如,在卡诺图中圈1:,37,(二)多位加法器,1.串行进位加法器,特点:电路简单,但速度慢。,2.超前进位加法器,思路:将各位的CO均用输入的AiBi 表示。,COi=AiBi + (Ai+Bi)CIi,CIi = COi-1,COi=AiBi + (Ai+Bi)COi-1,递推下去就可将所有

11、的COi和Si都表示成Ai和Bi的函数。,38,特点:电路复杂;速度快,39,(三)应用,设计组合电路用在加(减)某一常数的场合。,例如:将8421-BCD码转换为 余3码。,分析:只要在8421码上加常数3即可。,加上3-0011,输入8421码,输出余3码,40,五、数值比较器(Comparer),(一)一位数值比较器,功能:比较两个二进制数的大小。,(二)多位数值比较器4位,a3 a2 a1 a0,b3 b2 b1 b0,从高位比起,显然输出是低电平有效。,41,若为制成集成电路增加附加输入端I(AB),则函数式将增加为:,若只比较四位,可使:I(AB) =1。,逻辑图51,很容易直接写

12、出输出的函数式:,42,(三)逻辑功能的扩展,例如:用CC14585构成8位数值比较器。,显然,需要2片CC14585。用片(1)比较低4位;片(2)比较高4位。比较结果由片(2)输出。,而高位比较器的扩展输入端只要和低位的相应输出端相连即可。当然也可令 I(AB)=1。,对于片(1),前面通过分析CC14585函数式已得出,只比较四位时应使I(AB)=1。,43,3.4 组合逻辑电路中的竞争冒险现象,一、竞争冒险现象及其成因,本节研究的是:当输入信号发生变化而输出信号还没完全稳定下来这段时间里电路的行为。,波形图说明:当门电路的两个输入信号同时向相反的逻辑电平跳变(一个由1 变为0,另一个由

13、0 变为1)时,输出端有可能出现尖峰脉冲;当然,也可能不出现尖峰脉冲。,定义:门电路的两个输入信号同时向相反的逻辑电平跳变(一个由1 变为0,另一个由0 变为1)的现象称为竞争。,定义:由于竞争在电路输出端可能产生尖峰脉冲的现象叫竞争冒险。,二、检查竞争冒险现象的方法,原则:检查是否有这样的输出门,当电路的输入信号变化时,它的两个输入信号同时向相反的逻辑电平跳变。,多数要借助计算机辅助分析,以与门和或门为例:,44,以2-4线译码器为例,它的四个输出门都是2输入的。,在下面波形图给出的情况下,Y0和Y3端有尖峰脉冲出现。,45,在每次只有一个输入变量改变状态的情况下可通过逻辑函数式判别。,上图

14、:,当B=C=1时,,G4门符合判断条件,当A由1变0时,有尖峰脉冲出现。,上图:,当A=C=0时,G4门符合判断条件,当B由0变1时,有尖峰脉冲出现。,46,与或式情况,用卡诺图判断更方便,如:,公共边,回48,47,尖峰脉冲有时会造成电路的逻辑错误。这时,必须设法消除之。,三 、消除竞争冒险的方法,消除的方法有三种:接入滤波电容;引入选通脉冲;修改逻辑设计。,1.接入滤波电容,Vi,Vo,一般在几十至几百皮法,缺点:有用信号的边沿也变坏。,48,2. 引入选通脉冲,缺点:有用信号将变成脉冲信号。,3. 修改逻辑设计,要点:增加冗余项。,缺点:适用范围有限。,本章完,46页,49,题3.5 设计一个代码转换电路,输入是4位二进制代码,输出为4位循环码。,第1步:真值表,第2步:函数式,G3= B3,第3步:逻辑图,解:,50,题3.14 分析图示电路,写出输出Z的逻辑函数式。CC4512为8选1数据选择器,它的逻辑功能表如下表。,解:,1. 公式法,2. K图法,51,返回41,52,波形图说明:当门电路的两个输入信号同时向相反的逻辑电平跳变(一个由1 变为0,另一个由0 变为1)时,输出端有可能出现尖峰脉冲;当然,也可能不出现尖峰脉冲。,尖峰脉冲 或称 毛刺,tpd,返回43,53,输入伪码时无显示。若改为约束项,则可化简。如Y9=A3A0,返回20,

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 行业资料 > 其它行业文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号