锁相环期末论文

上传人:笛音 文档编号:20510086 上传时间:2017-11-22 格式:DOC 页数:11 大小:1.20MB
返回 下载 相关 举报
锁相环期末论文_第1页
第1页 / 共11页
锁相环期末论文_第2页
第2页 / 共11页
锁相环期末论文_第3页
第3页 / 共11页
锁相环期末论文_第4页
第4页 / 共11页
锁相环期末论文_第5页
第5页 / 共11页
点击查看更多>>
资源描述

《锁相环期末论文》由会员分享,可在线阅读,更多相关《锁相环期末论文(11页珍藏版)》请在金锄头文库上搜索。

1、第 1 页 共 12 页深圳大学考试答题纸(以论文、报告等形式考核专用)二 一二 二 一三 学年度第 一 学期课程编号 2313991501课程名称专业讲座 主讲教师刘静/邓小莺/唐锡辉/史伟伟评分学 号 2010130159 姓名 程茂杰 专业年级 电子信息工程 大三教师评语:题目: 锁相环技术前言这学期有幸选修了四位老师合讲的专业讲座这门课,学生受益匪浅。四位老师讲的方向与内容都不相同,结合自身兴趣,本人选择邓小莺老师所讲的锁相环方向来做为期末论文的课题。在选修这门课之前,我们还没有系统的去了解锁相环技术这一十分重要的电路技术,但通过这门课的简单学习与课外资料的查阅,我对锁相环技术多少有了

2、一定的了解。锁相环技术发展到今天已经相当成熟,运用也十分广泛,结合自身的知识结构与兴趣,此次论文主要对锁相环路进行简单的概述并对其最新进展集成锁相环路进行论述。多有偏差,望老师纠正。第 2 页 共 12 页正文第一部分:锁相环路概述1 锁相环路的定义:锁相环路是一种反馈电路,英文全称是 Phase-Locked Loop,简称 PLL,是一种电路或者模块。它用于在通信的接收机中,其作用是对接收到的信号进行处理,并从其中提取某个时钟的相位信息,使得电路上的时钟和某一外部时钟的相位同步。锁相环路是锁相技术的核心,所谓的锁相环路是一个实现相位自动锁定的控制系统。因锁相环可以实现输出信号频率对输入信号

3、频率的自动跟踪,所以锁相环通常用于闭环跟踪电路。2 锁相环路的运用与发展:锁相环技术早期是为了解决接收机的同步接收问题,即接收机本振频率与输入信号的载频相等,相位同步。后来在电视接收机的扫描电路中应用锁相环,减少了噪声对同步的影响,使电视图像同步性能得到很大改善,使锁相技术得到了广泛应用。但是由于过去电子器件和材料工艺的限制,其制作复杂、成本较高,因此仅在要求较高的通讯、精密测量仪器以及电视机中采用。随着电子技术的发展,特别是由于空间技术应用的需要,进一步推动了锁相技术的发展。从航天技术、无线电通讯、广播、雷达、导航、激光通讯、工农业生产的自动控制、遥控遥测到精密仪器测量、测绘制图自动化等各个

4、方面都广泛使用锁相环技术。随着集成电路技术的发展,逐步出现了集成的环路部件、通用单片集成锁相环路以及各种专用集成锁相环路,使得锁相环路逐渐变成了一个成本低,使用简便的多功能组件,这就为锁相环技术在更广泛的领域应用提供了条件。锁相环的应用概括起来主要有:模拟与数字信号的相干解调,频率合成,锁相稳频,数字信号中同步信号的提取,跟踪与测距,自动频率控制,相干载波的提取以及模拟调频(调相)信号的产生等等方面 3。3 锁相环的组成部分:许多电子设备要正常工作,通常需要外部的输入信号与内部的振荡信号同步,利用锁相环路就可以实现这个目的。一般情形下,这种锁相环的三个组成部分和相应的运作机理是:(1)鉴相器:

5、用于判断锁相器所输出的时钟信号和接收信号中的时钟的相差的幅度;(2)可调相/调频的时钟发生器器:用于根据鉴相器所输出的信号来适当的调节锁相器内部的时钟输出信号的频率或者相位,使得锁相器完成上述的固定相差功能;(3)环路滤波器:用于对鉴相器的输出信号进行滤波和平滑,大多数情形下是一个低通滤波器,用于滤除由于数据的变化和其他不稳定因素对整个模块的影响。从上可以看出,大致有如下框图: 鉴相器环路滤波器 受控时钟发生器 第 3 页 共 12 页可见,是一个负反馈环路结构,所以一般称为锁相环(PLL: Phase Locking Loop )锁相环有很多种类,可以是数字的也可以是模拟的也可以是混合的,可

6、以用于恢复载波也可以用于恢复基带信号时钟。4 锁相环的种类:锁相环路种类繁多,大致可将其分类如下:(1)按输入信号分:恒定输入环路用于稳频系统。随动输入环路用于跟踪系统。(2)按环路部件分:模拟锁相环路环路部件采用模拟电路。取样锁相环路将模拟锁相环路中普通鉴相器改为取样保持鉴相器就构成取样锁相环路。数字锁相环路环路部件采用数字电路。根据环路部件是部分还是全部采用数字电路有部分数字环和全数字环。集成锁相环路环路部件采用集成电路。5 锁相环的特点:锁相环的特点概括起来就是“稳”、“窄”、“抗”、“同步”。“稳”指的是锁相环的基本性能是输出信号频率稳定的跟踪输入信号的频率,它们不存在频率差而只有很小

7、的稳态相位差。因此可以用锁相环做成稳频系统,例如微波稳频信号源,原子频率标准等。“窄”指的是锁相环具有窄带跟踪性能。正是因为它的窄带特性,可以做成窄带跟踪滤波器。从输入的已调信号中提取基准的载波信号,实现相干性。因此在相干通信中得到广泛应用。“抗”指的是锁相环的抗干扰性能,抑制噪声性能。理论分析表明,锁相环的环路信噪比比输入信噪比小得多,所以它可以广泛用于抗噪声干扰的装置。同时,锁相环又可以将深埋于噪声中的信息提取出来,因此它在弱信号提取方面发挥了很大的作用。“同步”是指锁相环的同步跟踪性能。如果数字信号本身含有位同步信息,利用锁相环可以从数字信号本身来提取位同步信号,所以锁相环在数字通信等系

8、统中广泛的用做位同步装置。6 锁相环的优点:(1)可以实现理想的频率控制。这是由于环路锁定时,环路输出无剩余稳态频差存在所致。(2)可以不用谐振线圈而具有较高的选择性。(3)门限性能好。锁相环用做调频信号解调器时,其门限性能要比普通鉴相器要改善5db 左右。(4)易于集成化与数字化。组成环路的基本部件易于采用模拟集成电路,环路实现数字化后,更易于采用数字集成电路。锁相环的集成化、数字化为减小体积、降低成本、第 4 页 共 12 页提高可靠性实现多用途提供了有利条件。第二部分:集成锁相环路1概述:锁相环路在电子技术的各个领域中运用极为广泛,已成为电子设备中常用的一种基本部件。为了方便调整、降低成

9、本和提高可靠性,以便在各种电子设备中发挥更好的作用,迫切希望它能集成化、数字化、小型化和通用化。国外自 20 世纪 60 年代末第一个锁相集成产品问世以来锁相环技术的发展极为迅速,产品种类繁多,工艺日新月异。目前,除某些特殊用途的锁相环路外,几乎全部集成化了,已产生数百个品种。因此了解和掌握集成锁相环路的原理与运用显得非常有意义。国内虽然在这方面起步较晚,但在锁相集成电路的生产上,也取得了可喜的进展。锁相集成电路由于性能优良、价格便宜、使用方便,正被许多电子设备所采用。当前集成锁相环路已成为锁相技术的一项重要进展。集成锁相环路是一个相位反馈控制系统,最大特点是可以不用电感线圈,实现对输入信号频

10、率和相位的自动跟踪。由于锁相环路易于集成化,且性能优越,所以锁相集成电路已成为继集成运放之后,又一个用途广泛的多功能集成电路。此外,数字集成化电路对扩大锁相环的功能和提高锁相环的性能有很大的作用,在锁相集成电路尤其在数字式集成频率合成器中被大量采用。因此锁相集成电路又成为模拟技术和数字技术相结合的优秀典型。因此集成锁相环路已成为引人注目的功能器件。锁相集成电路种类多种多样,如下图所示:锁相集成电路的工艺比较复杂,涉及到的工艺种类较多,如下图所示:第 5 页 共 12 页2集成鉴相器:目前,宜于集成的鉴相器主要有两种类型:一种为模拟乘法器;另一种为数字比相器。后者又分为边沿触发式和电平比较式两种

11、。(1)模拟乘法器用模拟乘法器作鉴相器,便于集成化,它在单片模拟集成锁相环中广泛采用。目前许多技术可以完成相乘作用,但在集成化模拟乘法器中运用最普遍的是所谓“可变跨导”法。以下是一些重要的电路图:平衡模拟乘法器原理图 模拟乘法器三角形鉴相特性 第 6 页 共 12 页双平衡模拟乘法器原理图 F14961596 模拟乘法器改进后的双平衡模拟乘法器(2)数字式鉴频鉴相器数字式鉴频鉴相器是用脉冲后沿触发来进行工作的,属边沿触发型电路。它不仅有鉴相功能,而且还有鉴频功能。国产 T4044(MC4044),E12040(MC12040)和5G4046(CD4046)中的 PD-就是这类鉴频鉴相器的典型例

12、子。T4044 数字式鉴频鉴相器电路T4044 同频鉴相波形(a)R 与 V 同相;(b)R 滞后 V;(c)R 超前 V第 7 页 共 12 页(3)门鉴相器门鉴相器是一种电平触发型数字鉴相器。以或门和异或门鉴相器为代表,它们对两个比相脉冲的占空比都有一定的要求。异或门鉴相器鉴相特性异或门鉴相器 (a)原理图;(b)波形;(c)真值表3集成压控振荡器:主要有以下几种电路形式。(1)积分-施密特触发电路型压控振荡器第 8 页 共 12 页下图出了一个积分-施密特触发型压控振荡器原理图。电路由恒流源(IO)、积分器(V1、V2、V3、VD1、VD2 和 CT)和施密特触发器组成。积分-施密特触发

13、型压控振荡器原理图(2)射极耦合多谐振荡器型压控振荡器下图出了射极耦合压控多谐振荡器的原理电路的各点波形图。图中交叉耦合的晶体管 V1、V2 组成正反馈级,并分别接受有电压 uc 控制的恒流源 IO1、IO2(通常选择IO1=IO2=IO)。 射极耦合压控多谐振荡器 (a)原理电路;(b)各点波形(3)LC 负阻型压控振荡器图示出了一个宜于单片集成的变容管调谐的 LC 压控振荡器原理图。电路由变容管电容 CD、振荡回路 LCs、发射极耦合电路 V1、V2 和恒流源 IO 组成。V2 基极与 V1 集电极之间接成正反馈级。当出现扰动,在回路中形成 10 端电压 uc1 升高,口端电压 ub1 下

14、降,因为 ub2=uc1,随之引起:uc1ub2Ie2Ie1Ic1。第 9 页 共 12 页LC 负阻压控振荡器原理图 CDuD 和 fuD 关系曲线(4)数字门电路型压控振荡器用数字门电路组成压控振荡器的形式很多。压控振荡器既可以用 MOS、CMOS 门电路,也可以用 TTL(STTL,LSTTL)等门电路来构成。这里只介绍用 CMOS 门电路构成的压控振荡器。CMOS 数字门电路型压控振荡器原理图4. 通用单片集成锁相环通用单片集成锁相环路就是将鉴相器、压控振荡器以及某些辅助器件集成在同一基片上,各部件之间部分连接或均不连接的一种集成电路。使用者可以按需要在电路外部连接各种部件来实现锁相环

15、路的各种功能,因此,这种集成锁相环路具有多功能或部分功能的性质,使产品具有通用性。通用单片集成锁相环路的产品已经很多,它们所采用的集成工艺不同,使用的频率也不同。考虑到国内外已有产品及使用情况,下面主要介绍几种典型的单片集成锁相环路的组成与特性。(1)高频单片集成锁相环第 10 页 共 12 页NE560 是 56 系列单片集成锁相环路中最基本的一种电路,它包括鉴相器、压控振荡器、环路滤波器、限幅器和两个缓冲放大器。鉴相器由双平衡模拟相乘器组成。NE561 的线路、性能和应用基本上与 NE560 相同,只是在电路中附加了一个由模拟相乘电路构成的正交检波器和缓冲放大器。这样 NE561 就可用于 AM 信号的同步检波,此时正交检波器与环路鉴相器的信号输入不同,两者应该相差 90。典型工作电流可到 10mA。L562(国外同类产品为 NE562)是目前 56 系列中应用广泛的一种单片集成锁相环路。其线路、性能和应用与 NE560 也基本相同。 XR-215 是最高工作频率可达 35MHz 的高频单片集成锁相环路,电路由鉴相器、压控振荡器和运算比较电路组成

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 中学教育 > 其它中学文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号