数字电路与逻辑设计期末考试模拟测验(H卷)

上传人:012****78 文档编号:183237093 上传时间:2021-06-01 格式:DOC 页数:6 大小:45KB
返回 下载 相关 举报
数字电路与逻辑设计期末考试模拟测验(H卷)_第1页
第1页 / 共6页
数字电路与逻辑设计期末考试模拟测验(H卷)_第2页
第2页 / 共6页
数字电路与逻辑设计期末考试模拟测验(H卷)_第3页
第3页 / 共6页
数字电路与逻辑设计期末考试模拟测验(H卷)_第4页
第4页 / 共6页
数字电路与逻辑设计期末考试模拟测验(H卷)_第5页
第5页 / 共6页
点击查看更多>>
资源描述

《数字电路与逻辑设计期末考试模拟测验(H卷)》由会员分享,可在线阅读,更多相关《数字电路与逻辑设计期末考试模拟测验(H卷)(6页珍藏版)》请在金锄头文库上搜索。

1、数字电路与逻辑设计期末考试试卷(H卷)一 选择题(下列每题有且仅有一个正确答案,每题2分,共20分)1 N个触发器可以构成能寄存 位二进制数码的寄存器。 A.N-1 B.N C.N+1 D.2N2 一个触发器可记录一位二进制代码,它有 个稳态。A.0 B.1 C.2 D.3 E.43 存储8位二进制信息要 个触发器。A.2 B.3 C.4 D.84 把一个五进制计数器与一个四进制计数器串联可得到 进制计数器。 A.4 B.5 C.9 D.205 下列逻辑电路中为时序逻辑电路的是 。 A.变量译码器 B.加法器 C.数码寄存器 D.数据选择器6 N个触发器可以构成最大计数长度(进制数)为 的计数

2、器。 A.N B.2N C.N2 D.2N7 N个触发器可以构成能寄存 位二进制数码的寄存器。 A.N-1 B.N C.N+1 D.2N8 五个D触发器构成环形计数器,其计数长度为 。A.5 B.10 C.25 D.329 欲设计0,1,2,3,4,5,6,7这几个数的计数器,如果设计合理,采用同步二进制计数器,最少应使用 级触发器。A.2 B.3 C.4 D.810 8位移位寄存器,串行输入时经 个脉冲后,8位数码全部移入寄存器中。A.1 B.2 C.4 D.811 要产生10个顺序脉冲,若用四位双向移位寄存器CT74LS194来实现,需 片。A.3 B.4 C.5 D.1012 若要设计一

3、个脉冲序列为1101001110的序列脉冲发生器,应选用 个触发器。A.2 B.3 C.4 D.1013 随机存取存储器具有 功能。A.读/写 B.无读/写 C.只读 D.只写14 只读存储器ROM在运行时具有 功能。A.读/无写 B.无读/写 C.读/写 D.无读/无写15 只读存储器ROM中的内容,当电源断掉后又接通,存储器中的内容 。A.全部改变 B.全部为0 C.不可预料 D.保持不变16 随机存取存储器RAM中的内容,当电源断掉后又接通,存储器中的内容 。 A.全部改变 B.全部为1 C.不确定 D.保持不变17 一个容量为5121的静态RAM具有 。A.地址线9根,数据线1根 B.

4、地址线1根,数据线9根C.地址线512根,数据线9根 D.地址线9根,数据线512根18 PROM的与陈列(地址译码器)是 。A.可编程阵列 B.不可编程阵列 C.可编程阵列 D.不可编程阵列19 PROM和PAL的结构是 。A.PROM的与阵列固定,不可编程 B. PROM与阵列、或阵列均不可编程C.PAL与阵列、或阵列均可编程 D. PAL的与阵列可编程20 PLD器件的基本结构组成有 。A.与阵列 B.或阵列 C.输入缓冲电路 D.输出电路21 只可进行一次编程的可编程器件有 。A.PAL B.GAL C.PROM D.PLD22 可重复进行编程的可编程器件有 。A.PAL B.GAL

5、C.PROM D.ISP-PLD23 全场可编程(与、或阵列皆可编程)的可编程逻辑器件有 。A.PAL B.GAL C.PROM D.PLA24二 判断题(每空1分,共20分)1 同步时序电路由组合电路和存储器两部分组成。( )2 同步时序电路具有统一的时钟CP控制。( )3 环形计数器在每个时钟脉冲CP作用时,仅有一位触发器发生状态更新。( )4 环形计数器如果不作自启动修改,则总有孤立状态存在。( )5 计数器的模是指构成计数器的触发器的个数。( )6 计数器的模是指对输入的计数脉冲的个数。( )7 在同步时序电路的设计中,若最简状态表中的状态数为2N,而又是用N级触发器来实现其电路,则不

6、需检查电路的自启动性。( )8 把一个5进制计数器与一个10进制计数器串联可得到15进制计数器。( )9 利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态SN只是短暂的过渡状态,不能稳定而是立刻变为0状态。( )10 实际中,常以字数和位数的乘积表示存储容量。( )11 RAM由若干位存储单元组成,每个存储单元可存放一位二进制信息。( )12 ROM和RAM中存入的信息在电源断掉后都不会丢失。( )13 RAM中的信息,当电源断掉后又接通,则原存的信息不会改变。( )14 PROM的或阵列(存储矩阵)是可编程阵列。( )15 ROM的每个与项(地址译码器的输出)都一定是最小项。( )

7、16 PROM不仅可以读,也可以写(编程),则它的功能与RAM相同。( )17 PAL的每个与项都一定是最小项。( )18 PAL和GAL都是与阵列可编程、或阵列固定。( )19 PAL可重复编程。( )20 GAL不需专用编程器就可以对它进行反复编程。( )21 在系统可编程逻辑器件ISP-PLD不需编程器就可以高速而反复地编程,则它与RAM随机存取存储器的功能相同。( )22 PLA是全场可编程(与、或阵列皆可编程)的可编程逻辑器件,功能强大,便于使用,因此被普遍使用。( )23 下面是合法的端口名:24 CLK,RESET,A0,D3三 填空题(每空1分,共20分)1 寄存器按照功能不同

8、可分为两类: 寄存器和 寄存器。移位 数码2 数字电路按照是否有记忆功能通常可分为两类: 、 。组合逻辑电路 时序逻辑电路3 由四位移位寄存器构成的顺序脉冲发生器可产生 个顺序脉冲。44 时序逻辑电路按照其触发器是否有统一的时钟控制分为 时序电路和 时序电路。同步 异步5 存储器的 和 是反映系统性能的两个重要指标。存储容量 存取时间6 VHDL程序包含 、 、 、 、 5个部分。实体(Entity)、结构体(Architecture)、配置(configuration)、包集合(package)、库(library)57 实体用关键字entity来标识。8 结构体由architecture来标识。四、五、六、(18分)分析下面的VHDL语言实现的功能,并回答问题1在程序相应的画线部分请对此行作出解释。2此代码实现什么功能的器件? 说明理由。七、第 6 页 共 6 页

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 中学教育 > 试题/考题 > 高中试题/考题

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号