CD4511引脚图及功能文档(2020年12月16日整理).pptx

上传人:摩西的****12 文档编号:156457057 上传时间:2020-12-18 格式:PPTX 页数:7 大小:396.83KB
返回 下载 相关 举报
CD4511引脚图及功能文档(2020年12月16日整理).pptx_第1页
第1页 / 共7页
CD4511引脚图及功能文档(2020年12月16日整理).pptx_第2页
第2页 / 共7页
CD4511引脚图及功能文档(2020年12月16日整理).pptx_第3页
第3页 / 共7页
CD4511引脚图及功能文档(2020年12月16日整理).pptx_第4页
第4页 / 共7页
CD4511引脚图及功能文档(2020年12月16日整理).pptx_第5页
第5页 / 共7页
点击查看更多>>
资源描述

《CD4511引脚图及功能文档(2020年12月16日整理).pptx》由会员分享,可在线阅读,更多相关《CD4511引脚图及功能文档(2020年12月16日整理).pptx(7页珍藏版)》请在金锄头文库上搜索。

1、CD4511 引脚图及功能 CD4511 是一个用于驱动共阴极 LED (数码管) 显示器的 BCD 码七段码译码器,特点如下: 具有 BCD 转换、消隐和锁存控制、七段译码及 驱动功能的 CMOS 电路能提供较大的拉电流。可 直接驱动 LED 显示器。 用 CD4511 实现 LED 与接口方法如下图:,其功能介绍如下: BI:4脚是消隐输入控制端,当BI=0 时,不管其它输入端状态如 何,七段数码管均处于熄灭(消隐)状态,不显示数字。 LT:3 脚是测试输入端,当 BI=1,LT=0 时,译码输出 全为 1,不管输入 DCBA 状态如何,七段均发亮,显示“8”。它主要用来检测 数码管是否损

2、坏。 LE:锁定控制端,当LE=0时,允许译码输出。 LE=1时译码器是 锁定保持状态,译码器输出被保持在 LE=0 时的数值。 A1、A2、A3、A4、为 8421BCD 码输入端。 a、b、c、d、e、f、g:为译码输出端,输出为高电平 1 有效。 CD4511 的内部有上拉电阻,在输入端与数码管笔段端接上 限流电阻就可工作。 1. CD4511 的引脚 CD4511 具有锁存、译码、消隐功能,通常以反相器作输出级,通常用以驱动 LED。,1,2,其引脚图如 3-2 所示。 各引脚的名称:其中 7、1、2、6 分别表示A、B、C、D;5、4、3 分别表示 LE、 BI、LT;13、12、1

3、1、10、9、15、14 分别表示 a、b、c、d、e、f、g。左 边的引脚表示输入,右边表示输出,还有两个引脚 8、16 分别表示的是 VDD、VSS。 2. CD4511 的工作原理 CD4511 的工作真值表如表 3-2 锁存功能 译码器的锁存电路由传输门和反相器组成,传输门的导通或截止由控制端 LE 的 电平状态。 当 LE 为“0”电平导通,TG2 截止;当LE 为“1”电平时,TG1 截止,TG2 导通, 此时有锁存作用。如图 3-3 译码 CD4511 译码用两级或非门担任,为了简化线路,先用二输入端与非门对输入数 据B、C 进行组合,得出、四项,然后将输入的数据A、D 一起用

4、或 非门译码。 消隐 BI 为消隐功能端,该端施加某一电平后,迫使B 端输出为低电平,字形消隐。 消隐控制电路如图 3-4 所示。 消隐输出J 的电平为 J=(C+B)D+BI 如不考虑消隐 BI 项,便得 J=(B+C)D 据上式,当输入 BCD 代码从 1010-1111 时,J 端都为“1”电平,从而使显示 器中的字形消隐。,3,表 3-2 CD 4511 的真值表,CD4518/CC4518 是二、十进制(8421 编码)同步加计数器,内含两个单元的加计数器,其 功能表如真值表所示。每单个单元有两个时钟输入端CLK 和EN,可用时钟脉冲的上升沿或下 降沿触发。由表可知,若用ENABLE

5、 信号下降沿触发,触发信号由EN 端输入,CLK 端置“0”; 若用 CLK 信号上升沿触发,触发信号由 CLK 端输入,ENABLE 端置“1”。RESET 端是清 零端,RESET 端置“1”时,计数器各端输出端 Q1Q4 均为“0”,只有RESET 端置“0”时, CD4518 才开始计数。 CD4518 采用并行进位方式,只要输入一个时钟脉冲,计数单元 Q1 翻转一次;当 Q1 为 1, Q4 为 0 时,每输入一个时钟脉冲,计数单元 Q2 翻转一次;当Q1=Q2=1 时,每输入一个时 钟脉冲 Q3 翻转一次;当 Q1=Q2=Q3=1 或 Q1=Q4=1 时,每输入一个时钟脉冲 Q4

6、翻转一 次。这样从初始状态(“0”态)开始计数,每输入 10 个时钟脉冲,计数单元便自动恢复到“0” 态。若将第一个加计数器的输出端 Q4A 作为第二个加计数器的输入端ENB 的时钟脉冲信号, 便可组成两位 8421 编码计数器,依次下去可以进行多位串行计数。 CD4520/CC4520 为二进制加计数器,由两个相同的内同步 4 级计数器构成。计数器级为D 型触发器,具有内部可交换 CP 和EN 线,用于在时钟上升沿或下降沿加计数。在单个单元运算 中,EN 输入保持高电平,且在 CP 上升沿进位。CR 线为高电平时,计数器清零。计数器在脉 动模式可级联,通过将 Q3 连接至下计数器的EN 输入端可实现级联,同时后者的 CP 输入保 持低电平。 引脚功能:,CD4518 CD4520 引脚图,4,CD4520 逻辑图,真值表功能:,CD4518 CD4520 时序图,典型应用电路:,纹波串联 4 个计数器正极性边缘触发,5,6,极限参数:,7,

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 办公文档 > 其它办公文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号