综合数字系统电路的设计与调试方法实验

上传人:创****公 文档编号:147101267 上传时间:2020-10-06 格式:DOC 页数:4 大小:1.50MB
返回 下载 相关 举报
综合数字系统电路的设计与调试方法实验_第1页
第1页 / 共4页
综合数字系统电路的设计与调试方法实验_第2页
第2页 / 共4页
综合数字系统电路的设计与调试方法实验_第3页
第3页 / 共4页
综合数字系统电路的设计与调试方法实验_第4页
第4页 / 共4页
亲,该文档总共4页,全部预览完了,如果喜欢就下载吧!
资源描述

《综合数字系统电路的设计与调试方法实验》由会员分享,可在线阅读,更多相关《综合数字系统电路的设计与调试方法实验(4页珍藏版)》请在金锄头文库上搜索。

一、实验目的1. 掌握综合数字系统电路的设计与调试方法。2. 掌握数字计时秒表的设计与调试。二、实验器材数字逻辑实验箱、电源、集成芯片74LS161、48、04、08、00等、数码管(共阴)、导线若干。三、设计原理1. 设计框图计数、译码、显示连接图图6-1.74LS48结构图 图6-2.共阴数码管结构图 图6-3.一位数码管驱动电路连接图2. 设计过程重点在于:计数单元利用161实现任意进制加法计数器1)清零法 (置零法)74LS161是异步清零,根据设计要求写反馈清零函数 上式中:“N”为所求计数器的模值,“”为反馈的二进制代码例:采用清零法,用161设计一个模11的加法计数器2)置数法74LS161是同步置数,根据设计要求写反馈置数函数 上式中:“N”为所求计数器的模值,“初”为计数器置数初值,“”为反馈的二进制代码例:采用置数法,用161设计一个0-9的加法计数器(2)60进制计数器3. 设计整体电路图(略)四、电路验证与调试1. 与实验箱连接图2. 调试过程3. 验证结果(数据记录)五、结论与体会

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 办公文档 > 教学/培训

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号