现代电子技术基础 第十一章 常触发器与集成时基电路555.ppt

上传人:bao****ty 文档编号:144342157 上传时间:2020-09-07 格式:PPT 页数:54 大小:1.18MB
返回 下载 相关 举报
现代电子技术基础 第十一章 常触发器与集成时基电路555.ppt_第1页
第1页 / 共54页
现代电子技术基础 第十一章 常触发器与集成时基电路555.ppt_第2页
第2页 / 共54页
现代电子技术基础 第十一章 常触发器与集成时基电路555.ppt_第3页
第3页 / 共54页
现代电子技术基础 第十一章 常触发器与集成时基电路555.ppt_第4页
第4页 / 共54页
现代电子技术基础 第十一章 常触发器与集成时基电路555.ppt_第5页
第5页 / 共54页
点击查看更多>>
资源描述

《现代电子技术基础 第十一章 常触发器与集成时基电路555.ppt》由会员分享,可在线阅读,更多相关《现代电子技术基础 第十一章 常触发器与集成时基电路555.ppt(54页珍藏版)》请在金锄头文库上搜索。

1、第11章 触发器电路,教学内容 教学小结,二、教学内容 11.1 基本RS触发器(第1、2学时) 基本触发器又称为置0、置1触发器。它是构成各种功能触发器的最基本单元,所以也称为基本触发器。 1.电路结构 如图11.1所示是一个由两个与非门G1和G2交叉耦合所构成的基本触发器。图中Q和 既表示触发器的状态又是输出端; 是两个输入信号端。 上的小圆圈和字母上的“反号”,都表示输入信号低电平有效,即低电平表示有信号,高电平表示无信号。,(a)逻辑图 (b)逻辑符号 图11.1 与非门构成的基本RS触发器,2.工作原理 两个稳定状态: 基本触发器有两个稳定状态:0状态和1状态。通常把Q端的状态定义为

2、触发器的状态,Q=0、 =1时,称为“0”状态;Q=1、 =0时,称为“1”状态。在没有输入信号即 =1、 1时,如果触发器原来输出状态Q=0、 =1,由于G1输入全为1,则触发器输出端状态Q仍为0;同时,G2因Q=0则触发器输出端 仍为1。可见,触发器维持原来的0状态不变。同理可知,如果触发器原来状态Q=1,触发器仍维持原来的1状态不变。因此,当 =1、 1时,两路输入信号都对触发器不起作用,触发器维持原来状态不变,又称为保持。,接收信号过程: 当 =1、 0时,如果触发器原来状态Q=1,因G1输入有0,则输出Q仍为1;而G2输入全为1,输出 仍然为0,即触发器状态Q仍然为1.如果触发器原来

3、状态Q=0,因G1输入有0,则输出为1,即Q由0翻转为1;此时Q1和 1,使G2输入全为1而输出为0,即 也由1翻转为0。可见,触发器原来状态无论是0还是1,当 =1、 0时,都会使触发器状态置“1”。因此,称为置1(或置位)输入端。 当 =0、 1时,如果触发器原来状态Q为1,因 0,使G2输入有0,输出 为1,即 由原来的0翻转为1;此时G1输入全1而输出Q为0,即触发器状态Q由原来的1翻转为0。同理可知,如果原来状态Q为0,触发器状态Q仍然为0。可见,当 =0、 1时,触发器状态置“0”。因此,称 为置0(或复位)输入端。,不允许在 端同时有效加信号。 基本触发器不允许在 端同时加信号,

4、即在输入端不允许 =0、 0的情况。此时两个与非门G1和G2的输入都有0,输出Q和 都变为1,作为存储单元来说,这既不是0状态,又不是1状态,没有意义。而且当信号撤销时,即 =1、 1时,触发器转换到什么状态不能确定,因此不允许 同时为低电平。 3. 真值表、波形图 由上面的分析可知由与非门构成的基本RS触发器的逻辑功能,用真值表形式来描述,如表4.1所示。,表11.1 由与非门构成的基本RS触发器的真值表,4. 由或非门构成的基本RS触发器,如图4.3所示,是由两个或非门交叉耦合构成的基本RS触发器。 这种触发器的逻辑功能同与非门构成基本RS触发器相似,不同的是输入端信号为高电平时有效。在R

5、和S全为0时,触发器保持原来的状态不变;在R和S有一端为1,另一端0时,触发器状态可以翻转,置0或置1;如果R和S同时为1时,Q和 都为0,这也是不允许的。所以,可得到由或非门构成基本RS触发器的真值表如表11.2所示。,(a)逻辑图 (b) 逻辑符号,11.2 钟控触发器 为了克服基本RS触发器直接控制的缺点,可以增加两个控制门和一个时钟脉冲控制信号,让输入信号经过控制门传送。这样,就构成了钟控触发器,其输出状态的变化就由时钟脉冲和输入信号来共同决定。通常由时钟脉冲来控制触发器的翻转时刻,而由输入信号来确定触发器的状态。 钟控触发器按逻辑功能来分类,可分为RS、D、JK等类型触发器,下面来分

6、别讨论。,11.2.1 钟控RS触发器,图11.4钟控RS触发器的逻辑图,如图11.4所示,是在基本RS触发器G1和G2基础上,增加两个时钟控制门G3和G4构成的钟控RS触发器的逻辑图,CP是钟控脉冲输入端,R、S是输入信号端。,在CP0时,钟控控制门G3、G4都因输入有0输出为1,使基本RS触发器的输入信号RS1,则触发器保持原来的状态不变。 在CP1时,钟控控制门G3和G4都开放,输入信号R、S通过G3、G4门,并且取“反”后分别加到基本触发器G1、G2的输入端 上,使输出状态跟随输入信号R、S的变化而改变。 由此可得到钟控RS触发器的真值表,如表11-3所示。在正常工作时,钟控RS触发器

7、输入信号也应遵守RS0的约束条件。,表11-3 钟控RS触发器的真值表,注:表中的符号“”表示可以任意取值,即可以为0也可以为1,特性表: 在表4.3中,如果把钟控脉冲作用之前触发器的原来状态,称为现态,用Qn表示,把钟控脉冲作用之后触发器建立的状态,称为次态,用Qn+1表示,那么,可将真值表转换为另一种形式,称为触发器的特性表,如表4.4所示。通常,特性表只用来反映CP1时,在输入信号作用下Qn+1和Qn之间的逻辑转换关系,所以,表113真值表所示的前两行在特性表中可以省略;CP的状态取值也可以省略不写。,表11.4 钟控RS触发器的特性表,2 状态图: 触发器只有两个状态0和1,故状态图中

8、用两个圆圈,并填入0、1数值,分别表示0状态和1状态;用带箭头的弧线(或直线)表示状态的转换情况,线上标明了输入信号R和S的取值,表示由现态转入次态的输入转换条件。特性表最后两行的输入情况是不允许出现的,所以状态图也不表示。由上述作状态图的规则可得钟控RS触发器的状态图如图4.5所示。,图11.5 钟控RS触发器的状态 图11.6 钟控RS触发器的次态卡诺图 3 特性方程: 如果将表11.4转换为次态卡诺图,如图11.6所示。经化简后,可得到钟控RS触发器的特性方程式如下:,通过上面的分析我们知道,要描述触发器逻辑功能有特性表、状态图和特性方程等三种方法。它们的本质是一样的,都是表示触发器的状

9、态变化,只要理解和掌握其中一种表示形式,就可以推导出其它形式。 4 钟控RS触发器的特点 优点:选通控制。时钟脉冲到来即CP=1时,触发器接收输入信号, CP=0时触发器被禁止。 缺点:CP=1期间,输入信号仍然直接控制着触发器输出端的状态; R、S之间仍然有约束。 下面我们通过一个例子来进一步熟习钟控RS触发器的逻辑功能:,11.2.2 D触发器 通过对RS触发器的分析可知RS触发器的R、S之间有约束的问题,为了解决这一问题,可将钟控RS触发器的R端经过一个非门与S端相接,形成了只有一个输入端D的触发器,如图11.8所示。它是由钟控RS触发器演变而来的,通过对逻辑图的分析很容易知道,无论D取

10、0或1,都可以满足RS0的约束条件,从而避免了钟控RS触发器中状态不定问题的出现。,D触发器的特性表和状态图如表11.5和图11.9所示:,表11.5 D触发器的特性表 图11.9 D触发器的状态图 由11.5不难得出D触发器的特性方程为 Qn1D 下面我们再通过一个例子来熟习D触发器的特性:,11.2.3 JK触发器 在钟控RS触发器的基础上,增加两条反馈线,将触发器的输出端Q和 交叉反馈到钟控控制门的输入端所构成的,如图11.11所示是钟控JK触发的逻辑图。它是利用触发器两个输出状态Q和 互补的逻辑关系形成反馈,既能使触发器保持有两个输入端起作用,又能有效地解决在CP1时两个输入同时为1可

11、能导致触发器状态不确定的问题。在这里我们把两个输入端分别叫做J和K,故称为JK触发器。,&,&,&,&,J,CP,K,Q,图11.11 JK触发器的逻辑图,由于JK触发器是由钟控RS触发器改进而成的,若将J和S对应,K和R对应,则JK触发器分别和RS触发器的置0、置1和保持这三种逻辑功能是相同的,前面已作了详细的分析,这里不再细述。在这里我们只重点分析当输入端为11时, JK触发器的状态变化。当输入端为11时,钟控RS触发器是不允许的,而JK触发器是允许的。如果JK触发器原来处于0状态(即Qn0、 1),当JK11时,由于Qn 0的反馈输入,使G4输入全为1,输出为0,则触发器状态置1;如果触

12、发器原来处于1状态,同样由于Qn 1和 0的交叉反馈输入,则触发器状态置0。由分析我们可得到如下结论:输入JK为11时,在CP的作用下,触发器的次态总是和现态相“反”,即 ,这种情况称为计数翻转功能。下面我们来分析下JK触发器的特性表和状态图。,表11.6 JK触发器的特性表 图11.12 JK触发器的状态图,由表11.6所示的特性表可以画出JK触发器的次态卡诺图,如图4.13所示。,图11.13 JK触发器的次态卡诺图 经次态卡诺图化简,可得出JK触发器特性方程为:,我们下面我们通过一个例子来熟习JK触发器的特性:,从触发器的波形图可以看出,任何时刻的输入波形,都可以找到对应的输出波形。因此

13、,波形图也能反映触发器的逻辑功能;而且比较形象直观,但作图比较复杂。 目前生产的钟控触发器定型产品中只有JK触发器和D触发器两种,其他功能的触发器可以通过JK触发器或D触发器的输入端接上相应的转换电路来得到。 例如,将JK触发器的两个输入端J和K联接在一起作为一个输入端,用T表示,所构成的解发器称为T触发器。由JK=T代入JK触发器的特性方程,可得到T触发器的特性方程为:,11.3 集成触发器 现代半导体制作工艺已经可以把一个或许多个触发器集成在一块芯片,构成集成触发器。 集成触发器多数是具有钟控控制的钟控触发器。钟控脉冲通常是周期性矩形波。矩形波由0变成1时,称为正边沿(或上升沿);矩形波由

14、1变成0时,称为负边沿(或下降沿)矩形波在“1”(或“0”)期间,称为高电平(或低电平)。 若按触发器钟控脉冲的触发方式分类,可分为电平触发器、主从触发器和边沿触发器等类型。 在实际应用中常用的触发器主要是主从触发器和边沿触发器,下面分别讨论几种集成触发器的触发方式及其特点。重点是主从触发器和边沿触发器。,11.3.1 电平触发器 在钟控脉冲为高电平(或低电平)时,触发器工作,这类触发器称为电平触发器。电平触发器与上述的钟控触发器具有相类似的电路结构。在钟控脉冲为高电平(或低电平)期间,电平触发器均接收输入信号,输入信号改变,触发器的状态就要发生相应的改变。在时序电路中,各触发器的输入一般是直

15、接或间接至前级触发器的输出或 本身的输出上的,这样一来,在钟控脉冲的作用下,触发器的输入信号必须发生改变,这就可能引起触发器状态多次转变。,由于上述原因,电平触发器存在“空翻” 。所谓“空翻”就是在一个钟控脉冲的有效期间,触发器的状态发生了两次或两次以上的翻转。 下面我们通过一个例子来具体分析一下触发器“空翻”现象:,凡是采用电平触发方式的钟控触发器、都可能存在着空翻现象。“空翻”会造成触发器状态的不确定和系统工作混乱,这是不允许的。为避免空翻应尽量缩短CP1的宽度,但在实际中是很难达到的,因此,克服“空翻”的根本途径是改变触发器的触发方式。,11.3.2 主从触发器 主从触发器是由具有“主从

16、结构”关系的主触发器构成的。它采用了主从触发方式(又称为双拍触发方式),即在同一个CP的作用下,分两个阶段来实现主、从触发器的触发。 现在以主从JK触发器为例来分析:,主从JK触发器由主触发器、从触发器和非门组成,如图114.16所示。图中G1G4组成钟控RS触发器,称为从触发器;G5G8组成钟控JK触发器,称为主触发器。,1.电 路 结 构,图11.16 主从JK触发器,钟控CP直接作用在主触发器的钟控控制门G7和G8上,属于电平触发方式。同时CP经非门G9取反后,作用在从触发器的钟控控制门G3和G4上。从触发器状态的翻转是在CP由“1”向“0”变化时才发生。可见,每一个CP脉冲对于主从触发器来说,是分为两个阶段进行触发。 2.工作原理 在CP1期间,主触发器接收JK输入信号,并根据JK取值情总决定主触发器的状态Q主;而从触发器被封锁,触发器维

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 高等教育 > 大学课件

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号