XXXX下半年网络工程师辅导-硬件知识精编版

上传人:ahu****ng1 文档编号:143151231 上传时间:2020-08-26 格式:PPTX 页数:51 大小:615.61KB
返回 下载 相关 举报
XXXX下半年网络工程师辅导-硬件知识精编版_第1页
第1页 / 共51页
XXXX下半年网络工程师辅导-硬件知识精编版_第2页
第2页 / 共51页
XXXX下半年网络工程师辅导-硬件知识精编版_第3页
第3页 / 共51页
XXXX下半年网络工程师辅导-硬件知识精编版_第4页
第4页 / 共51页
XXXX下半年网络工程师辅导-硬件知识精编版_第5页
第5页 / 共51页
点击查看更多>>
资源描述

《XXXX下半年网络工程师辅导-硬件知识精编版》由会员分享,可在线阅读,更多相关《XXXX下半年网络工程师辅导-硬件知识精编版(51页珍藏版)》请在金锄头文库上搜索。

1、,全国计算机技术与软件专业技术资格(水平)考试网络工程师辅导教程,硬件知识、系统性能 辽宁省软考备考站专家组,计算机体系结构CPU,功能 指令控制 操作控制 时间控制 数据加工,试题举例(2007年上半年网络工程师上午试题1), (1)不属于计算机控制器中的部件。 (1)A指令寄存器IR B程序计数器PC C算术逻辑单元ALU D程序状态字寄存器PSW,答案:(1)C,试题举例(2008年下半年网络工程师上午试题3),在CPU中, (3) 可用于传送和暂存用户数据,为ALU执行算术逻辑运算提供工作区。 (3)A程序计数器 B累加寄存器 C程序状态寄存器 D地址寄存器,答案:(3)B,计算机体系

2、结构 控制器基本功能,中断控制逻辑 中断处理过程 中断响应过程 中断服务过程,试题举例(2004年下半年网络工程师上午试题3),中断响应时间是指 (3) 。 (3) A.从中断处理开始到中断处理结束所用的时间B.从发出中断请求到中断处理结束所用的时间C.从发出中断请求到进入中断处理所用的时间D.从中断处理结束到再次中断请求的时间,答案: (3)C,计算机体系结构存储器系统分类,按位置:内存(主存)、外存(辅存) 按材料:磁存储器、半导体存储器、光存储器 按工作方式:读写存储器、只读存储器 按访问方式:按地址访问、按内容访问 按寻址方式:随机存储器、顺序存储器、直接存储器,试题举例(2006年下

3、半年网络工程师上午试题1), 若内存按字节编 址,用存 储容量 为 32K 8 比特的存储器 芯片构成地址编号A0000H 至 DFFFFH 的内存空间,则至少需要 (1)片。 (1)A. 4 B. 6 C. 8 D. 10,答案: (1)C,试题举例(2008年上半年网络工程师上午试题3),内存按字节编址,地址从90000H到CFFFFH,若用存储容量为16K8bit器芯片构成该内存,至少需要的存储 (3) 片。 (3)A2B4 C8D16,答案: (3)D,试题举例(2007年下半年网络工程师上午试题4),若内存地址区间为4000H43FFH,每个存储单元可存储16位二进制数,该内存区域由

4、4片存储器芯片构成,则构成该内存所用的存储器芯片的容量是(4)。 (4)A. 51216bitB. 2568bit C. 25616bitD. 10248bit,答案: (4)C,试题举例(2007年上半年网络工程师上午试题2),在CPU与主存之间设置高速缓冲存储器Cache,其目的是为了 (2) 。 (2)A扩大主存的存储容量 B提高CPU对主存的访问效率 C既扩大主存容量又提高存取速度 D提高外存储器的速度,答案: (2)B,试题举例(2008年下半年网络工程师上午试题5),Cache用于存放主存数据的部分拷贝,主存单元地址与Cache单元地址之间的转换方式由 (5) 完成。 (5)A硬件

5、 B软件 C用户 D程序员,答案: (5)A,Cache,假设Cache存储器分为指令体(I-Cache)和数据体(D-Cache),试题举例(2004年下半年网络工程师上午试题7、8),容量为64块的Cache采用组相联的方式映像,字块大小为128个字,每4块为一组。若主容量为4096块,且以字编址,那么主存地址应为(7) 位,主存区号应为(8)位。 (7)A.16 B.17 C.18D.19 (8)A.5 B.6 C.7 D.8,分析与解答,答案: (7)D (8)B,试题举例(2006年上半年网络工程师上午试题1、2),高速缓存Cache与主存间采用全相联地址映像方式,高速缓存的容量为4

6、MB,分为4块,每块1MB,主存容量为256MB。若主存读写时间为30ns,高速缓存的读写时间为3ns,平均读写时间为3.27ns,则该高速缓存的命中率为 (1) 。若地址变换表如下所示,则主存地址为8888888H时,高速缓存地址为 (2) H。,(1)A90 B95 C97 D99 (2)A488888 B388888 C288888 D188888,分析与解答,答案: (1)D (2)D,试题举例(2004年下半年网络工程师上午试题6),单个磁头在向盘片的磁性涂层上写入数据时,是以(6)方式写入的。(6) A.并行B.并串行 C.串行 D.串并行,答案: (6)C,计算机体系结构I/O技

7、术I/O接口编址方式,接口地址编址方式 统一编址 独立编址,计算机体系结构CPU与外设间交换数据的方式,直接程序控制方式 程序中断方式 DMA方式 通道控制方式,试题举例(2008年下半年网络工程师上午试题4),关于在I/O设备与主机间交换数据的叙述, (4)是错误的。 (4)A中断方式下,CPU需要执行程序来实现数据传送任务 B中断方式和DMA方式下,CPU与I/O设备都可同步工作 C中断方式和DMA方式中,快速I/O设备更适合采用中断方式传递数据 D若同时接到DMA请求和中断请求,CPU优先响应DMA请求,答案: (4)C,试题举例(2009年上半年网络工程师上午试题2),处理机主要由处理

8、器、存储器和总线组成,总线包括(2)。 (2)A. 数据总线、地址总线、控制总线 B. 并行总线、串行总线、逻辑总线 C. 单工总线、双工总线、外部总线 D. 逻辑总线、物理总线、内部总线,答案: (2)A,指令系统指令格式,在计算机内部,机器指令以二进制位形式表示和存放 为方便描述和讨论,通常以助记符的形式来表示机器指令 指令格式:2个基本部分 操作码(操作功能)、地址码(操作对象),指令系统指令的寻址方式,立即寻址 直接寻址 寄存器寻址 寄存器间接寻址 间接寻址 变址寻址 相对寻址,试题举例(2005年上半年网络工程师上午试题46),操作数所处的位置,可以决定指令的寻址方式。操作数包含在指

9、令中,寻址方式为(4);操作数在寄存器中,寻址方式为(5);操作数的地址在寄存器中,寻址方式为(6)。 (4)A立即寻址B直接寻址 C寄存器寻址D寄存器间接寻址 (5)A立即寻址B相对寻址 C寄存器寻址D寄存器间接寻址 (6)A相对寻址B直接寻址 C寄存器寻址D寄存器间接寻址,答案: (4)A (5)C (6)D,试题举例(2008年下半年网络工程师上午试题1),计算机内存一般分为静态数据区、代码区、栈区和堆区,若某指令的操作数之一采用立即数寻址方式,则该操作数位于 (1) 。 (1)A静态数据区 B代码区 C栈区 D堆区,答案: (1)B,试题举例(2007年上半年网络工程师上午试题3),下

10、面的描述中, (3) 不是RISC设计应遵循的设计原则。 (3)A指令条数应少一些 B寻址方式尽可能少 C采用变长指令,功能复杂的指令长度长而简单指令长度短 D设计尽可能多的通用寄存器,答案: (3)C,计算机体系结构计算机系统的分类Flynn分类法,SISD SIMD MISD MIMD,试题举例(2009年上半年网络工程师上午试题4),某指令流水线由5段组成,第1、3、5段所需时间为t ,第2、4段所需时间分别为3t、2 t,如图所示,那么连续输入n条指令时的吞吐率(单位时间内执行的指令个数)为 (4) 。 (4)A B C D,答案: (4)B,试题举例(2005年下半年网络工程师上午试

11、题1 ),阵列处理机属于 (1) 计算机。 (1)ASISD BSIMD CMISD DMIMD,答案: (1)B,试题举例(2004年下半年网络工程师上午试题5),在单指令流多数据计算机(SIMD)中,各处理单元必须(5)。(5)A.以同步方式,在同一时间内执行不同的指令B.以同步方式,在同一时间内执行同一指令C.以异步方式,在同一时间内执行不同指令D.以异步方式,在同一时间内执行同一指令,答案: (5)B,试题举例(2008年上半年网络工程师上午试题2),现有四级指令流水线,分别完成取指、取数、运算、传送结果四步操作。若完成上述操作的时间依次为9ns、10ns、6ns、8ns,则流水线的操

12、作周期应设计为(2)ns (2)A. 6 B. 8 C. 9 D. 10,答案:(2)D,试题举例(2004年下半年网络工程师上午试题4),若指令流水线把一条指令分为取指、分析和执行三部分,且三部分的时间分别是t取指2ns,t分析2ns,t执行1ns。则100条指令全部执行完毕需 (4)ns。(4) A.163B.183C.193 D.203,分析与解答,答案: (4)D,试题举例(2006年下半年网络工程师上午试题3 ), 设指令由取指、分析、执行 3 个子部件完成,每个子部件的工作周期均为t,采用常规标量单流水线处理机。若连续执行 10 条指令, 则共需时间 (3)t。 (3)A. 8 B

13、. 10 C. 12D. 14,答案: (3)C,试题举例(2007年下半年网络工程师上午试题2、3 ),若每一条指令都可以分解为取指、分析和执行三步。己知取指时间t取指4t,分析时间t分析3t,执行时间t执行5t。如果按串行方式执行完100条指令需要(2)t。如果按照流水方式执行,执行完100条指令需要(3)t。 (2)A. 1190B. 1195 C. 1200 D. 1205 (3)A. 504B. 507 C. 508 D. 510,分析与解答,答案:(2)C,(3)B,试题举例(2005年下半年网络工程师上午试题4、5 ),若每一条指令都可以分解为取指、分析和执行3步。已知取指时间t

14、取指=5t,分析时间t分析=2t,执行时间t执行=5t。如果按顺序方式从头到尾执行完500条指令需(4)t。如果按照执行k、分析k+1、取指k+2重叠的流水线方式执行指令,从头到尾执行完500条指令需(5)t。 (4)A5590 B5595 C6000 D6007 (5)A2492 B2500 C2510 D2515,分析与解答,答案:(4)C,(5)C,试题举例 (2006年下半年网络工程师上午试题4)(2006年下半年软件设计师上午试题4、5), 某计算机的时钟频率为 400MHz,测试该计算机的程序使用 4 种类型的指令。每种指令的数量及所需指令时钟数(CPI)如下表所示, 则该计算机的

15、指令平均时钟数为(4) ; 该计算机的运算速度约为 (5) MIPS。,(4)A. 1.85B. 1.93 C. 2.36D. 3.75(5)A. 106.7 B. 169.5 C. 207.3 D. 216.2,分析与解答,答案: (4)B (5)C,系统性能指标,可靠度的计算:组成系统的基本元件或部件是采用串联结构、并联结构组成,然后代入对应计算公式进行计算 设每个部件的可靠度为R1,R2,Rn 若串联结构,则系统可靠度 若并联结构,则系统可靠度,试题举例(2005年上半年网络工程师上午试题7、8),两个部件的可靠度R均为0.8,由这个部件串联构成的系统的可靠度为(7);由这个部件并联构成的系统的可靠度为(8)。 (7)A0.80B0.64C0.90D0.96 (8)A0.80B0.64C0.90 D0.96,答案: (7)C (8)D,试题举例(2005年下半年网络工程师上午试题3),某计算机系统的可靠性结构是下图所示的双重串并联结构,若所构成系统的每个部件的可靠度均为0.9,即R=0.9,则该系统的可靠度为 (3) 。,(3)A.9997 B.0.9276 C.0.9639 D.0.6561,分析与解答,答案:(3)C,试题举例(2006年下半年网络工程师上

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 商业/管理/HR > 管理学资料

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号