南京理工大学《数字电子技术基础简明教程(第二版)》模拟试卷及答案

上传人:a****c 文档编号:142530764 上传时间:2020-08-20 格式:PDF 页数:16 大小:223.48KB
返回 下载 相关 举报
南京理工大学《数字电子技术基础简明教程(第二版)》模拟试卷及答案_第1页
第1页 / 共16页
南京理工大学《数字电子技术基础简明教程(第二版)》模拟试卷及答案_第2页
第2页 / 共16页
亲,该文档总共16页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述

《南京理工大学《数字电子技术基础简明教程(第二版)》模拟试卷及答案》由会员分享,可在线阅读,更多相关《南京理工大学《数字电子技术基础简明教程(第二版)》模拟试卷及答案(16页珍藏版)》请在金锄头文库上搜索。

1、专业课复习资料(最新版)专业课复习资料(最新版) 封封 面面 模拟试卷一模拟试卷一 一、填空题(20 分) 1数字信号只有和两种取值。 2十进制 123 的二进制数是;八进制数是;十六进制 数是。 3设同或门的输入信号为 A 和 B,输出函数为 F。 若令 B=0,则 F= 若令 B=1,则 F= 4三态门的输出有、三种状态。 5设 JK 触发器的起始状态 Q=1 若令 J=1,K=0,则 1n Q。 若令 J=1,K=1,则 1n Q。 6BCD 七段翻译码器输入的是位码,输出有个。 7一个 N 进制计数器也可以称为分频器。 8有一个 6 位 D/A 转换器,设满度输出为 6.3V,输入数字

2、量为 110111,则输出 模拟电压为。 9 设 ROM 容量为 256 字8 位, 则它应设置地址线条, 输出线条。 10 用 256 字4 位 RAM, 扩展容量为 1024 字8 位 RAM, 则需要片。 二 、选择题(20 分) 1 离散的,不连续的信号,称为() A、模拟信号B、数字信号 2 组合逻辑电路通常由()组合而成。 A、门电路B、触发器C、计数器 3 十六路数据选择器的地址输入(选择控制)端有()个 A、16B、2C、4D、8 4 一位 8421BCD 码译码器的数据输入线与译码输出线的组合是() A、4:6B、1:10C、4:10D、2:4 5 能实现脉冲延时的电路是()

3、 A、多谐振荡器B、单稳态触发器C、施密特触发器 68 线3 线优先编码器的输入为 70 II ,当优先级别最高的 7 I有效时,其 输出 012 YYY的值是() A、111B、010C、000D、101 7JK 触发器在 CP 作用下,若状态必须发生翻转,则应使() A、J=K=0B、J=K=1C、J=O,K=1 8有一个左移位寄存器,当预先置入 1011 后,其串行固定接 0,在 4 个移位脉 冲 CP 作用下,四位数据的移位过程是() A、 10110110110010000000B、 10110101001000010000 9有一位二进制数码需要暂时存放起来,应选用() A、触发器

4、B、2 选 1 数据选择器C、全加器 10EPROM 是指() A、随机读写存储器B、可编程逻辑阵列 可编程只读存储器D、可擦除可编程只读存储器 三 、判断题(10 分) 1、n 个变量的逻辑函数,其全部最小项共有 n 个。() 2、与非门可以用作反相器。() 3、寄存器是组合逻辑器件。() 4、寄存器要存放 n 位二进制数码时,需要 n 2 个触发器。() 5、3 位二进制计数器可以构成模值为123的计数器。() 6、十进制计数器最高位输出的周期是输入 CP 脉冲周期的 10 倍。() 7、JK 触发器在 CP 作用下,若 J=K=1,其状态保持不变。() 8、要对 16 个输入信号进行编码

5、,至少需要 4 位二进制码。() 9、组合逻辑电路 t 时刻状态和 t-1 时刻该电路的状态有关。() 10、 一个容量为 2564 位的 RAM 有 4 条数据线。() 四 、 化简逻辑函数(15 分) 1 用代数法化简 2 用卡诺图化简,写出与或式 F(A、B、C、D)= m(0,1,4,7,8,19,13)+(2,5,8,12,15) 五、用译码器实现函数( , ,)Y A B CA B CABCABC 。 (15 分) 六、 分析下图所示的同步时序电路。 要求: 写出驱动方程; 列出状态转换真值表; 画出状态转换图及工作波形图。并描述电路的功能。 (20 分) F=AC+ABC+BC+

6、ABC 试卷一答案试卷一答案 一、 1、0 , 1 2、1111011, 173, 713 3、A 4、0, 1, 高阻 5、1, 0 6、4, 二进制,7 7、N 8、5.5V 9、8,8 10、8 二、 1、B2、A3、C4、C5、B6、C7、B8、A9、A10、D 三、 1、2、3、4、5、6、7、8、9、 10、 四、 1、CF (过程略) 2、BDCDCBAF),((过程略) 五、 解: (1)根据逻辑函数选用译码器。由于函数 Y 中有 A、 B、C 三个变量,故选用 3 线-8 线译码器 74LS138。其 输出为低电平有效,故再选一个与非门。 (2)因为 74LS138 的输出表

7、达式为: ii Ym,i=07 (3)写出逻辑函数的最小项表达式: 027027 YA B CABCABC mmmmmm (4)将逻辑函数与 74LS138 的输出表达式进行比较,设 A= A2、B= A1、C= A0,得: 027027 YmmmYYY (5)所以,用一片 74LS138 再加一个与非门就可实现函数。其逻辑图如上图所示。 六、 (1)驱动方程: 00 1,1JK nn 1010 ,JQKQ nnnn 201201 ,JQ QKQ Q (2)状态方程 n+1nnn 000000 Q ()J QK QQCP n+1nnnnnnnnnn 1111101011010 Q ()J QK

8、 QQ QQ QQ QQ QCP n+1nnnnnnnn 22222210210 Q ()J QK QQ Q QQ Q QCP (3)状态转换真值表、状态图、时序图 CP n 2 Q n 1 Q n 0 Q n+1 2 Q n+1 1 Q n+1 0 Q 1000111000111 2111110111110 3110101110101 4101100101100 5100011100011 6011010011010 7010001010001 8001000001000 (4)从状态图可知,随着 CP 脉冲的递增,触发器输出 Q2Q1Q0值是递减的,且经过 8 个 CP 脉冲完成一个循环过

9、程。所以,此电路是一个同步 3 位二进制(或 1 位八进制)减法计 数器。 模拟试卷二模拟试卷二 一基本概念题 (一) 填空题(共 一基本概念题 (一) 填空题(共 19 分,每空分,每空 1 分)分) 1按逻辑功能的不同特点,数字电路可分为和 两大类。 2在逻辑电路中,三极管通常工作在和状态。 3 (406)10=()8421BCD 4一位数值比较器的逻辑功能是对输入的数据进行比较,它 有、三个输出端。 5TTL 集成 JK 触发器正常工作时,其 d R和 d S端应接电平。 6单稳态触发器有两个工作状态和,其中 是暂时的。 7 一般 ADC 的转换过程由、和 4 个步骤来完成。 8 存储器

10、的存储容量是指。 某一存储器的地址线为 A14A0, 数据线为 D3D0,其存储容量是。 (二) 判断题(共(二) 判断题(共 16 分,每题分,每题 2 分)分) 1TTL 或非门多余输入端可以接高电平。 () 2寄存器属于组合逻辑电路。 () 3555 定时器可以构成多谐振荡器、单稳态触发器、施密特触发器。 () 4石英晶体振荡器的振荡频率取决于石英晶体的固有频率。 () 5PLA 的与阵列和或阵列均可编程。 () 6八路数据分配器的地址输入(选择控制)端有 8 个。 () 7关门电平 UOFF是允许的最大输入高电平。 () 8最常见的单片集成 DAC 属于倒 T 型电阻网络 DAC。 (

11、) (三) 选择题(共(三) 选择题(共 16 分,每题分,每题 2 分)分) 1离散的,不连续的信号,称为() 。 A模拟信号B.数字信号 2组合逻辑电路通常由()组合而成。 A门电路B.触发器C.计数器 38 线3 线优先编码器的输入为 I0I7,当优先级别最高的 I7有效时, 其输出 012 YYY的值是() 。 A111B.010C.000D.101 4十六路数据选择器的地址输入(选择控制)端有()个。 A16B.2C.4D.8 5 一位8421BCD码译码器的数据输入线与译码输出线的组合是 () 。 A4:6B.1:10C.4:10D.2:4 6常用的数字万用表中的 A/D 转换器是

12、() 。 A逐次逼近型 ADCB.双积分 ADCC.并联比较型 ADC 7ROM 属于() 。 A组合逻辑电路B.时序逻辑电路 8有一个左移移位寄存器,当预先置入 1011 后,其串行输入固定接 0,在 4 个移位脉冲 CP 作用下,四位数据的移位过程是() 。 A.1011-0110-1100-10000000B.1011-0101-0010-00010000 二.电路分析题 (一) 电路分析题 (一)对下列 Z 函数要求: (1)列出真值表; (2)用卡诺图化简; (3)画出 化简后的逻辑图。 (9 分) Z=CBACBABA BC=0 (二)(二)对下列门电路: (1)写出门电路的名称;

13、 (2)写出它们的输出。 (8 分) 例: 与门Y=AB (a)(b)(c) (a) (b) (c) (d)(d) (三)(三)试用 3 线8 线译码器 74LS138 和门电路实现下列函数。 (10 分) Z(A、B、C)=AB+AC (四)(四)分析下列电路是几进制的计数器。 (10 分) =1 Y B A & Y B A & B A Y EN C uO uI C TG STA Y7 Y5 Y6 Y4 Y3 Y2 Y1 Y0 STC STB A0 A1 A2 74LS138 (五)(五)74LS161 是同步 4 位二进制加法计数器,其逻辑功能表如下,试分 析下列电路是几进制计数器,并画出

14、其状态图。 (7 分) 74LS161 逻辑功能表逻辑功能表 (六)(六)555 定时器的功能表如下,(1)简单分析下图电路的工作原理,(2)该 555 定时器组成什么电路, (3)画出相应的输出波形。 (5 分) 555 定时器功能表定时器功能表 输入输出 D RTH(uI1)TR(uI2)uOVTD状态 0低导通 12 3 VCC1 3 VCC高截止 11 3 VCC不变不变 CRLDCTPCTTCPQ3Q2Q1Q0 0 1 1 1 1 0 1 1 1 0 1 0 1 0 1 1 1 1 0 1 1 1 0 1 0 1 0000 D3D2D1D0 Q3Q2Q1Q0 Q3Q2Q1Q0 加法计

15、数 CRLDCTPCTTD3D2D1D0 Q3Q2Q1Q0 CO74LS161CPCP & “1”“1”“1” 12 3 VCC1 3 VCC低导通 1 3 VCC 2 3 VCC uo 0 0 uI t t D TH OUT VSS CO 0.01F uO uI VCC 1 2 3 4 5 6 7 8 VCC 555 TR D R 试卷二答案试卷二答案 一基本概念题 (一)填空题 1 组合逻辑电路、 时序逻辑电路 2 饱和、 截止 3 0100 0000 0110 4 A 和 B 两个、 YAB、 YAB、 YA=B 5 高 6 稳态、 暂稳态、暂稳态 7 采样、 保持、 量化、 编码 8

16、存储单元的总和、 2154 (二)判断题 12345678 (三) 12345678 二电路分析题 (一) ()真值表 (2 分)(2)卡诺图化简(3 分) ABCZ 0000 0011 0101 011 1001 1011 1100 111 (3)逻辑图(表达式 2 分,逻辑图 2 分) Z=CBABA=AB+C BC=0 (二) (a) 异或门Y=BABA= AB (2 分)(b) 集电极开路与非门Y=BA (2 分) =1 1 Z C B A 1 0 BC A 01001011 1 1 1 1 (c)三态门EN=0 时, Y=BA ;EN=1 时,Y=高阻抗 (2 分) (d)CMOS 传输门C=1、C=0 时,uO= uI(2 分) (三)Z(A、B、C)=AB+AC=AB(C+C)+AC(B+B) =ABC+ABC+ABC+ABC = m1+ m3+ m6+ m7 = 7 6 3 1 mmmm(5 分) (5 分) (四) 解: nn 001010 1,1,JKJQKQ 10

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 高等教育 > 工学

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号