CMSIS标准..ppt

上传人:zh****71 文档编号:141902104 上传时间:2020-08-13 格式:PPT 页数:16 大小:458.50KB
返回 下载 相关 举报
CMSIS标准..ppt_第1页
第1页 / 共16页
CMSIS标准..ppt_第2页
第2页 / 共16页
CMSIS标准..ppt_第3页
第3页 / 共16页
亲,该文档总共16页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述

《CMSIS标准..ppt》由会员分享,可在线阅读,更多相关《CMSIS标准..ppt(16页珍藏版)》请在金锄头文库上搜索。

1、CMSIS标准简介,武汉理工大学 UP研发中心 张国琛 ,CMSIS,CMSIS简介 CMSIS架构 CMSIS文件结构 CMSIS支持的工具链 CMSIS中的中断定义 CMSIS中的编程约定 CMSIS实例 总结,CMSIS的简介,Cortex微控制器软件接口标准(Cortex Microcontroller Software Interface Standard)是ARM和一些编译器厂家以及半导体厂家共同遵循的一套标准,是由ARM提出,专门针对CORTEX-M系列的标准。在该标准的约定下,ARM和芯片厂商会提供一些通用的API接口来访问CORTEX内核以及一些专用外设,以减少更换芯片以及开

2、发工具等移植工作所带来的金钱以及时间上的消耗。只要都是基于M3的芯片,代码均是可以复用的。,CMSIS简介,根据近期的研究调查,发现在嵌入式开发领域,软件的花费在不断提高,相反硬件的花费却逐年降低,因此嵌入式领域的公司,越来越把精力放到了软件上,但软件在更换芯片或是开发工具的更新换代中,代码的重用性不高,随着CORTEX-M3处理器大量投放市场,ARM意识到建立一套软件开发标准的重要性,因此CMSIS应运而生。,CMSIS的架构,CMSIS可以分为以下3个基本功能层 核内外设访问层 Core Peripheral Access Layer (CPAL) 中间件访问层 Middleware Ac

3、cess Layer (MWAL) 设备访问层 Device Peripheral Access Layer (DPAL),CMSIS架构,CMSIS的架构如下图所示:,CMSIS架构,Core Peripheral Access Layer (CPAL) 该层用来定义一些CORTEX-M处理器内部的一些寄存器地址以及功能函数。如对内核寄存器,NVIC,调试子系统的访问。一些对特殊用途寄存器的访问被定义成内联函数或是内嵌汇编的形式。 该层的实现由ARM提供。 Middleware Access Layer (MWAL) 该层定义访问中间件的一些通用API,该层也由ARM负责实现,但芯片厂商需要

4、根据自己的设备特性进行更新。目前该层仍在开发中,还没有更进一步的消息。 Device Peripheral Access Layer (DPAL) 该层和CPAL层类似,用来定义一些硬件寄存器的地址以及对外设的访问函数。另外芯片厂商还需要对异常向量表进行扩展,以实现对自己设备的中断处理。该层可引用CPAL层定义的地址和函数,该层由具体的芯片厂商提供。,CMSIS文件结构,CMSIS首先对文件名的定义给出了标准 core_cm3.h Cortex-M3 global declarations and definitions, static function definitions core_cm

5、3.c Cortex-M3 global definitions .h Top-level header file (device specific). To be included by application code.Includes core_cm3.h and system_.h system_.h Device specific declarations system_.c Device specific definitions, e.g. SystemInit() 应用程序只需包含.h 即可。,以STM32为例,来看下相关的文件名定义,以及它们的相互关系。,由于CORTEX-M3

6、有一些可选硬件如MPU,在中包含core_cm3.h和system_.h时需注意以下一点,以STM32.h为例。 /* Configuration of the Cortex-M3 Processor and Core Peripherals */ #define _MPU_PRESENT 0 /*!中给以实现。,CMSIS支持的工具链,CMSIS目前支持三大主流的工具链,即ARM RealView (armcc), IAR EWARM (iccarm), and GNU Compiler Collection (gcc). 在core_cm3.h中有如下定义: /* define compi

7、ler specific symbols */ #if defined ( _CC_ARM ) #define _ASM _asm /*! asm keyword for armcc */ #define _INLINE _inline /*! inline keyword for armcc */ #elif defined ( _ICCARM_ ) #define _ASM _asm /*! asm keyword for iarcc */ #define _INLINE inline /*! inline keyword for iarcc. Only avaiable in High

8、optimization mode! */ #define _nop _no_operation /*! no operation intrinsic in iarcc */ #elif defined ( _GNUC_ ) #define _ASM asm /*! asm keyword for gcc */ #define _INLINE inline /*! inline keyword for gcc #endif,MISRA-C,CMSIS要求定义的API以及编码与MISRA- C 2004规范兼容。MISRA-C是由Motor Industry Software Reliabili

9、ty Association提出的,意在增加代码的安全性,该规范提出了一些标准。 如Rule 12. 不同名空间中的变量名不得相同。 Rule 13. 不得使用char, int, float, double, long等基本类型,应该用自己定义的类型显示表示类型的大小,如CHAR8, UCHAR8, INT16, INT32, FLOAT32, LONG64, ULONG64等。 Rule 37. 不得对有符号数施加位操作,例如 1 4 将被禁止,必须写 1UL 4;,CMSIS中的中断定义,中断号的定义,在中 typedef enum IRQn /* Cortex-M3 Processor

10、 Exceptions Numbers *、 NonMaskableInt_IRQn = -14, /*! 2 Non Maskable Interrupt */ MemoryManagement_IRQn = -12, /*! 4 Cortex-M3 Memory Mgmt Interrupt */ BusFault_IRQn = -11, /*! 5 Cortex-M3 Bus Fault Interrupt */ UsageFault_IRQn = -10, /*! 6 Cortex-M3 Usage Fault Interrupt */ SVCall_IRQn = -5, /*! 11

11、 Cortex-M3 SV Call Interrupt */ DebugMonitor_IRQn = -4, /*! 12 Cortex-M3 Debug Monitor Interrupt */ PendSV_IRQn = -2, /*! 14 Cortex-M3 Pend SV Interrupt */ SysTick_IRQn = -1, /*! 15 Cortex-M3 System Tick Interrupt */ /* Device specific Interrupt Numbers */ UART_IRQn = 0, /*! Example Interrupt */ IRQ

12、n_Type; 系统级的异常号已经确定,不能更改,且必须为负值,以和设备相关的中断区别。,CMSIS的中断定义,中断处理函数的定义,一般在启动代码中声明,加入weak属性,因此可在其他文件中再一次实现。如下所示: AREA RESET, DATA, READONLY EXPORT _Vectors _Vectors DCD _initial_sp ; Top of Stack DCD Reset_Handler ; Reset Handler DCD NMI_Handler ; NMI Handler DCD HardFault_Handler ; Hard Fault Handler DCD

13、 MemManage_Handler ; MPU Fault Handler DCD BusFault_Handler ; Bus Fault Handler DCD UsageFault_Handler ; Usage Fault Handler DCD 0 ; Reserved DCD 0 ; Reserved DCD 0 ; Reserved DCD 0 ; Reserved DCD SVC_Handler ; SVCall Handler DCD DebugMon_Handler ; Debug Monitor Handler DCD 0 ; Reserved DCD PendSV_H

14、andler ; PendSV Handler DCD SysTick_Handler ; SysTick Handler ; External Interrupts DCD WWDG_IRQHandler ; Window Watchdog,CMSIS的编程约定,1.标识符 Core Registers, Peripheral Registers, CPU Instructions.用大写字母定义 例如:NVIC-AIRCR, GPIOB, LDMIAEQ 外设访问函数以及中断和中断处理函数用大小写(“CamelCase)定义 例如:SysTickConfig(),DebugMonitor_

15、IRQn 对一些外设的操作函数前面讲相应的前缀 例如:ITM_SendChar(),NVIC_SystemReset() 2.注释 /* * brief Enable Interrupt in NVIC Interrupt Controller * param IRQn_Type IRQn specifies the interrupt number * return none * Enable a device specific interupt in the NVIC interrupt controller. * The interrupt number cannot be a negative value. */,CMSIS实例,#include stm32.h #include main.h volatile unsigned int seconds=0; int main(void) SystemInit(); if (SysTick_Config(SystemFrequency / 1000) /* Setup SysTick Timer for 1 msec interrupts */ while (1);

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 商业/管理/HR > 其它文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号