LVPECL详细讲解

上传人:飞****9 文档编号:139472297 上传时间:2020-07-22 格式:DOC 页数:3 大小:160KB
返回 下载 相关 举报
LVPECL详细讲解_第1页
第1页 / 共3页
LVPECL详细讲解_第2页
第2页 / 共3页
LVPECL详细讲解_第3页
第3页 / 共3页
亲,该文档总共3页,全部预览完了,如果喜欢就下载吧!
资源描述

《LVPECL详细讲解》由会员分享,可在线阅读,更多相关《LVPECL详细讲解(3页珍藏版)》请在金锄头文库上搜索。

1、LVPECL详细讲解LVPECL即Low Voltage Positive Emitter-Couple Logic,也就是低压正发射极耦合逻辑,使用3.3V或2.5V电源,LVPECL是由PECL演变而来的,PECL即 Positive Emitter-Couple Logic,也就是正发射极耦合逻辑的意思,使用5.0V电源,而PECL是由ECL演变而来的,ECL即Emitter-Couple Logic,也就是发射极耦合逻辑,ECL有两个供电电压VCC和VEE。当VEE接地时,VCC接正电压时,这时的逻辑称为PECL;当当VCC接地时,VEE接负电压时,这时的逻辑成为NECL,VEE一般接

2、-5.2V电源;一般狭义的ECL就是指NECL。 ECL分类:ECL/PECL/LVPECL逻辑的优点:1. 输出阻抗低(68ohm),输出阻抗高(可以看作无穷大),所以驱动能力特别强,它可以驱动50130ohm特征阻抗的传输线而交流特性并没有明显的改变。由于驱动能力强,所以支持更远距离的传输,所以背板走线或长线缆传输基本上都使用ECL逻辑。2. ECL器件对电压和温度的变化不如TTL和CMOS器件敏感,ECL时钟驱动器产生的各路时钟的并发性更好,skew更小。3. 相对于同为差分信号的LVDS,ECL支持的速率更高,受工艺的限制,LVDS的逻辑很少有高于1.5GHz的应用,而ECL可以应用高

3、于10GHz的场合,可以说,高于5GHz的场合,基本上是ECL和CML的天下。在所有的数字电路中,ECL的工作速度最高,其延时小于1ns,在中小规模集成电路,高速,超高速数字系统和设备中应用。4. 对传输线阻抗的适应范围更宽。LVDS属于电流型驱动,其终端的100ohm匹配电阻兼有产生电压的功能。因此,为了不改变信号的摆幅,终端电阻的阻值必须取100ohm,为了保证较好的信号完整性,LVDS的传输线阻抗也必须精确控制在50ohm,否则容易产生反射等SI问题。 ECL/PECL/LVPECL逻辑的缺点:跟它的优点一样,ECL的缺点也很明显,那就是功耗大,噪声容限小,抗干扰能力弱。ECL电路的逻辑摆幅只有0.8V,直流噪声容限只有200mV。可以说,ECL的高速性能是用高功耗、低噪声容限为代价换来的。PECL的标准输出负载是50ohm至VCC-2V的电平上,在这种负载条件下,OUT+与OUT-的静态电平典型值为VCC-1.3V,OUT+与OUT-的输出电流为14mA。 PECL的输出电路结构:PECL的输入是一个具有高输入阻抗的差分对,该差分对的共模电压需要偏置到VCC-1.3V,这样允许的输入信号电平动态最大。有的芯片在内部已经集成了偏置电路,使用时直接连接即可,有的芯片没有加,使用时需要在芯片外部加直流偏置。PECL的输入电路结构:PECL的逻辑电平指标:

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 外语文库 > 英语学习

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号