简易数字信号传输性能分析仪01492

上传人:L** 文档编号:137055116 上传时间:2020-07-04 格式:DOC 页数:4 大小:232.50KB
返回 下载 相关 举报
简易数字信号传输性能分析仪01492_第1页
第1页 / 共4页
简易数字信号传输性能分析仪01492_第2页
第2页 / 共4页
简易数字信号传输性能分析仪01492_第3页
第3页 / 共4页
简易数字信号传输性能分析仪01492_第4页
第4页 / 共4页
亲,该文档总共4页,全部预览完了,如果喜欢就下载吧!
资源描述

《简易数字信号传输性能分析仪01492》由会员分享,可在线阅读,更多相关《简易数字信号传输性能分析仪01492(4页珍藏版)》请在金锄头文库上搜索。

1、E-12011 年全国大学生电子设计竞赛试题参赛注意事项(1)2011 年8 月31 日8:00 竞赛正式开始。本科组参赛队只能在【本科组】题目中任选一题;高职高专组参赛队在【高职高专组】题目中任选一题,也可以选择【本科组】题目。(2)参赛队认真填写登记表内容,填写好的登记表交赛场巡视员暂时保存。(3)参赛者必须是有正式学籍的全日制在校本、专科学生,应出示能够证明参赛者学生身份的有效证件(如学生证)随时备查。(4)每队严格限制3 人,开赛后不得中途更换队员。(5)参赛队必须在学校指定的竞赛场地内进行独立设计和制作,不得以任何方式与他人交流,包括教师在内的非参赛队员必须迴避,对违纪参赛队取消评审

2、资格。(6)2011 年9 月3 日20:00 竞赛结束,上交设计报告、制作实物及登记表,由专人封存。简易数字信号传输性能分析仪(E 题)【本科组】一、任务设计一个简易数字信号传输性能分析仪,实现数字信号传输性能测试;同时,设计三个低通滤波器和一个伪随机信号发生器用来模拟传输信道。简易数字信号传输性能分析仪的框图如图 1 所示。图中,V1 和 V1-clock 是数字信号发生器产生的数字信号和相应的时钟信号;V2 是经过滤波器滤波后的输出信号;V3 是伪随机信号发生器产生的伪随机信号;V2a 是V2 信号与经过电容C的V3 信号之和,作为数字信号分析电路的输入信号; V4 和V4-syn 是数

3、字信号分析电路输出的信号和提取的同步信号。二、要求1基本要求(1)设计并制作一个数字信号发生器:a)数字信号V1 为2 3 4 8f1(x) =1+ x + x + x + x 的m 序列,其时钟信号为V1-clock;V2 V2aV1-clock V4-syn低通滤波器数字信号发生器数字信号分析电路伪随机信号发生器V3V1 V4开关 S0.1FC眼幅度E-2b)数据率为10100kbps,按10kbps 步进可调。数据率误差绝对值不大于1;c)输出信号为TTL 电平。(2)设计三个低通滤波器,用来模拟传输信道的幅频特性:a)每个滤波器带外衰减不少于40dB/十倍频程;b)三个滤波器的截止频率

4、分别为100kHz、200kHz、500kHz,截止频率误差绝对值不大于10;c)滤波器的通带增益AF 在0.24.0 范围内可调。(3)设计一个伪随机信号发生器用来模拟信道噪声:a)伪随机信号V3 为4 5 12f2 (x) =1+ x + x + x + x 的m序列;b)数据率为10Mbps,误差绝对值不大于1;c)输出信号峰峰值为100mV,误差绝对值不大于10% 。(4)利用数字信号发生器产生的时钟信号V1-clock 进行同步,显示数字信号V2a 的信号眼图,并测试眼幅度。2发挥部分(1)要求数字信号发生器输出的V1 采用曼彻斯特编码。(2)要求数字信号分析电路能从V2a 中提取同

5、步信号V4-syn 并输出;同时,利用所提取的同步信号V4-syn 进行同步,正确显示数字信号V2a 的信号眼图。(3)要求伪随机信号发生器输出信号V3 幅度可调,V3 的峰峰值范围为100mVTTL 电平。(4)改进数字信号分析电路,在尽量低的信噪比下能从V2a 中提取同步信号V4-syn,并正确显示V2a 的信号眼图。(5)其他。三、说明1、在完成基本要求时,数字信号发生器的时钟信号V1-clock 送给数字信号分析电路(图1 中开关S 闭合);而在完成发挥部分时,V1-clock 不允许送给数字信号分析电路(开关S 断开)。2、要求数字信号发生器和数字信号分析电路各自制作一块电路板。3、要求V1、V1-clock、V2、V2a、V3 和 V4-syn 信号预留测试端口。4、基本要求(1)和(3)中的两个m 序列,根据所给定的特征多项式1f (x)和2f (x),采用线性移位寄存器发生器来产生。5、基本要求(2)的低通滤波器要求使用模拟电路实现。6、眼图显示可以使用示波器,也可以使用自制的显示装置。E-37、发挥部分(4)要求的“尽量低的信噪比”,即在保证能正确提取同步信号V4-syn 前提下,尽量提高伪随机信号V3 的峰峰值,使其达到最大,此时数字信号分析电路的输入信号V2a 信噪比为允许的最低信噪比。

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 行业资料 > 工业设计

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号