微机原理与接口技术复习资料(概念)

上传人:l**** 文档编号:134968098 上传时间:2020-06-10 格式:DOC 页数:10 大小:490.50KB
返回 下载 相关 举报
微机原理与接口技术复习资料(概念)_第1页
第1页 / 共10页
微机原理与接口技术复习资料(概念)_第2页
第2页 / 共10页
微机原理与接口技术复习资料(概念)_第3页
第3页 / 共10页
微机原理与接口技术复习资料(概念)_第4页
第4页 / 共10页
微机原理与接口技术复习资料(概念)_第5页
第5页 / 共10页
点击查看更多>>
资源描述

《微机原理与接口技术复习资料(概念)》由会员分享,可在线阅读,更多相关《微机原理与接口技术复习资料(概念)(10页珍藏版)》请在金锄头文库上搜索。

1、微机原理与接口技术复习资料(概念)填空1、计算机中采用 二 进制数,尾符用 B 表示。2、西文字符的编码是 ASCII 码,用 1 个字节表示。3、10111B用十六进制数表示为 H,八进制数表示为 O。4、带符号的二进制数称为 真 值;如果把其符号位也数字化,称为 原 码。5、已知一组二进制数为-1011B,其反码为 10100B ,其补码为 10101B 。6、二进制码最小单位是 位 ,基本单位是 字节 。7、一个字节由 8 位二进制数构成,一个字节简记为 1B ,一个字节可以表示 256 个信息。8、用二进制数表示的十进制编码,简称为 BCD 码。9、8421码是一种 有权BCD 码,余

2、3码是一种 无权BCD 码。第二章 微型机系统概述1、计算机的发展经历了 时代,微型机属于第 代计算机。2、计算机的发展以 集成电路 的更新为标志,而微型机的发展是以 CPU 的发展为特征。3、微处理器又称为 CPU ,是微型机的 核心 部件。4、把CPU、存储器、I/O接口等集成在一块芯片上,称为 单片 机。5、把CPU、存储器、I/O接口等通过总线装配在一块印刷板上,称为 单板 机。6、微机的系统总线是连接CPU、存储器及I/O的总线,AB表示 地址 总线,DB表示 数据 总线,CB表示 控制 总线。7、软件按功能可分为 系统 软件和 应用 软件。8、操作系统属于 系统 软件,Word属于

3、 应用 软件。9、只配有硬件的计算机称为 裸 机。10、衡量存储容量的基本单位是 B ,1kB= 1024 B,1MB= 1024 kB,1GB= 1024 MB,1TB= 1024 GB。11、一个完整的计算机系统包括 硬件 系统和 软件 系统两大部分。12、微型机中具有记忆能力的部件是 存储器 ,其中用户使用的是 外存储器 ,其存储容在断电以后将 保留 。13、微型机的运算速度一般可以用CPU的 主频 表示,其单位是 MHz 或 GHz 。14、微机硬件系统一般是由五部分组成,包括 运算器 、 控制器 、存储器 、 输入设备 和 输入 设备 。其中前两部分又合称为 CPU 。15、计算机的

4、发展趋势可用“四化”来表示,即 巨型化 ,微型化,网络化和智能化。第三章 微机中的CPU1、CPU是用大规模或超大规模集成电路技术制成的半导体芯片,其中主要包括 运算 器、 存储 器和 控制器 。2、ALU是算术逻辑单元,用来完成 算术 运算、 逻辑 运算和位移循环操作。3、指令寄存器用 IR 表示,指令译码器用 ID 表示。4、数据寄存器用 DX 表示,地址寄存器用 AR 表示。5、标志寄存器用 FLAGS 表示,也称为 程序状态 寄存器。6、程序计数器用 PC 表示,其中存放的CPU所要访问的存单元的 指令地址 。7、8086CPU是一个 16 位的微处理器,具有 16 位数据总线, 20

5、 位地址总线,可寻址空间为 1MB 。8、8086CPU可分为 总线接口部件BIU 、执行部件EU 两大部分。9、BIU是指 总线接口部件 ,EU是指 执行部件 。10、CS是指 代码段 寄存器,用来存放当前程序所在段的 段基址 。11、DS是指 数据段 寄存器,用来存放当前程序所用数据段的 段基址 。12、ES是指 附加段 寄存器,用来存放辅助数据所在段的 段基址 。13、SS是指 堆栈段 寄存器,用来存放当前程序所用 堆栈 段的段基址。14、指令指针寄存器IP用来存放下一条指令的 偏移 地址,IP在程序运行中能够进行 自动加1 的修正。15、逻辑段的最大寻址空间是 64 kB,地址围为 0

6、000H FFFF H。16、8086通用寄存器是 16 位寄存器,可以作为 8 位和 16位的寄存器使用。17、AX用作 累加器 器,BX是 基址 寄存器,其中BH、BL可用作 8 位的通用数据寄存器。18、CX用作 计数 寄存器。DX在乘除指令中用作 累加器,在I/O用作 地址 寄存器。19、SP是 指针 寄存器,用来指出当前堆栈段中栈顶的 地址。20、BP是 指针 寄存器,其中存放的是堆栈中某一存储单元的 地址。21、SI是 变址 寄存器,DI是 变址 寄存器。22、标志寄存器是一个 16 位的寄存器,由 状态 标志和 控制 标志两部分组成。23、标志寄存器中,CF表示 进位 标志,PF

7、表示 奇/偶 标志。24、标志寄存器中,AF表示 辅助进位 标志,ZF表示 零标志。25、标志寄存器中,SF表示 符号 标志,用来标志运算结果的 最高 位。26、标志寄存器中,OF表示 溢出 标志,OF=1时表示 溢出 。27、标志寄存器中,IF是 中断允许 标志,用来控制 可屏蔽中断 的标志,该标志可由中断控制指令设置或清除。28、标志寄存器中,TF是 单步 跟踪 标志,用于 单步 操作。29、8086有20条地址线,直接寻址能力为 1Mb 。存单元的编址为 00000H0FFFF H。30、8086系统中存储空间分为 奇地址 存储体和 偶地址 存储体,用A0位来区分。31、8086系统中物

8、理地址的计算公式为:段地址 16 段 偏移 地址,其中段地址由 CS 提供,偏移地址由 IP 提供。32、8086中I/O端口与存地址采用 独立 编址方法,I/O端口的地址空间为 64 kB,实际只使用了十条地址线,寻址空间为 1KB 。33、8086CPU在设计中提供了两种模式,即 最小模式和 最大 模式,系统中只有一个微处理器的模式称为 最小 模式。34、基本的8086总线周期由 4 个T状态组成,TW称为 等待 状态,在 T3 之间和 T4 之间插入。35、8086CPU采用引脚复用技术,即 地址 线和 数据 线是复用的。36、INTR是 可屏蔽中断请求 引脚,NMI是 不可屏蔽中断请求

9、 引脚。37、MN/MX引脚接5V时,CPU工作在 最小 模式;接时,CPU工作在 最大 模式。38、高速缓存的英文缩写是 Cache 。39、8086中奇地址存储体与高 8 位 数据 线相连,访问存储器时,当读/写奇地址存储体时,数据从 奇地址 传送。40、8086中偶地址存储体与 低8位 位 数据 线相连,访问存储器时,当读/写偶地址存储体时,数据从 偶地址 传送。41、8086CPU的基本总线周期由 4 个时钟周期组成,分别用 T 表示。42、CPU访问存储器时,需利用M/IO信号的 低 电平;访问I/O端口时,利用 M/IO信号的 高 电平。43、标志寄存器中共用了 9 个有效位来存放

10、 状态 标志和控制 标志,其中OF表示 溢出 标志。第四章 微机中的存储器1、在主机部的存储器被称为 主 存储器,RAM表示 随机存取 存储器,ROM表示 只读 存储器。2、RAM是一种 易失 性的存储器,其中的信息断电以后将 丢失 。3、ROM是一种 非易失 性的存储器,其中的信息断电以后将 不会丢失 。ROM中的容,只能 读出 不能 写入 。4、SIMM是一种 单列直插 存条,DIMM是一种双列直插 存条。5、每个存储单元被赋予一个唯一的编号,称为 存地址 ,一个存储单元可以存储 1 位二进制信息。6、SRAM表示 静态RAM,DRAM表示动态RAM。7、MROM指 掩膜型只读存储器 ,P

11、ROM指 一次编程型只读存储器 ,EPROM指 紫外线擦除PROM,EEPROM指 电擦除PROM 。8、存储器扩展有两种方法,分别是 位 扩展和 字 扩展。9、用8k1位的存储芯片,组成8k16位的存储器,需用 位 扩展,要用 16 片。10、用2k8位的存储芯片,组成16k8位的存储器,需用 字 扩展,要用 8 片。11、用16k8位的存储芯片,组成64k16位的存储器,需用 字位 扩展,要用 8 片。12、8086的存储器分为 奇地址 存储体和偶地址 存储体,每个存储体的容量是 相同的 。13、衡量存储器的指标主要有 容量 、 速度 和 成本 。14、8086是20位系统,其寻址能力为

12、1MB ,24位系统的寻址能力为 16MB ,32位系统的寻址能力为 4TB 。15、存容量受微机系统 地址 总线的位数的限制。第七章 输入输出及中断1、接口的基本功能是输入 缓冲 输出 锁存 。2、通过一个外设接口与外设之间交换的信息主要有 数据 信息、 状态 信息和 控制 信息。3、外设和接口之间传送的数据可以是 串 行数据和 并 行数据。4、三种I/O传送方式是指: 程序 传送、 中断 传送和 DMA 传送。5、程序控制传送方式又分为: 无条件传送和 条件 传送方式。6、DMA传送方式是指: 直接存取器存取 。7、8237芯片是一种高性能的可编程中断 控制器。8、DMAC是指 直接存取器

13、存取通道 。9、外部中断也称为 硬件 中断,由CPU某一引脚信号引起。10、部中断又称 软件 中断,是在程序运行过程中,为处理意外情况或调试程序而提供的中断。11、中断处理包括中断 请求 、中断 识别 、中断 服务 和中断 返回 。12、CPU每次只能响应 最高优先级 中断源的请求。13、CPU响应外部中断请求的条件是:现行指令周期中断优先级最高请求,中断允许标志 IF=1 ,现行指令 执行完毕 。14、中断处理要完成的操作有:关中断,保存 断点 ,形成 堆栈 ,执行 中断处理 ,恢复 现场 。15、中断返回的指令是 IRET ,关中断的指令是 CLI 。16、8086可以处理 256 种不同类型的中断源。每一个中断源都有一个唯一的 类型 码,CPU用其识别不同的中断源。17、硬件中断由外部硬件产生,分为 可屏蔽 中断和 非屏蔽中断。18、INTR引脚上

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 办公文档 > 工作范文

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号