《数字电子技术(高起专)》作业考核试题与答案.doc

上传人:飞****9 文档编号:134125952 上传时间:2020-06-02 格式:DOC 页数:6 大小:25KB
返回 下载 相关 举报
《数字电子技术(高起专)》作业考核试题与答案.doc_第1页
第1页 / 共6页
《数字电子技术(高起专)》作业考核试题与答案.doc_第2页
第2页 / 共6页
《数字电子技术(高起专)》作业考核试题与答案.doc_第3页
第3页 / 共6页
《数字电子技术(高起专)》作业考核试题与答案.doc_第4页
第4页 / 共6页
《数字电子技术(高起专)》作业考核试题与答案.doc_第5页
第5页 / 共6页
点击查看更多>>
资源描述

《《数字电子技术(高起专)》作业考核试题与答案.doc》由会员分享,可在线阅读,更多相关《《数字电子技术(高起专)》作业考核试题与答案.doc(6页珍藏版)》请在金锄头文库上搜索。

1、西安交通大学16年3月课程考试数字电子技术(高起专)作业考核试题一、单选题1. TTL与非门低电平输出电流IOL 的参数规范值是( D )。 A. 20A B. 40A C. 1.6mA D. 16mA2. 已知F=(ABC+CD),选出下列可以肯定使F=0的取值( D )。 A. ABC=011 B. BC=11 C. CD=10 D. BCD=1113. 把模拟量转换成为相应数字量的转换器件称为( D )。 A. 数-模转换器 B. DAC C. D/A转换器 D. ADC4. “与非”逻辑运算结果为“0”的条件是该与项的变量( B )。 A. 全部输入“0” B. 全部输入“1” C.

2、至少有一个输入“1” D. 任一个输入“0”5. 用三态门可以实现“总线”连接,但其“使能”控制端应为( D )。 A. 固定接0 B. 固定接1 C. 同时使能 D. 分时使能6. 高密度可编程逻辑器件中具有硬件加密功能的器件是( D )。 A. HDPLD和FPGA B. GAL C. HDPLD D. FPGA7. 改变( D )之值不会影响555构成单稳态触发器的定时时间tw。 A. 电阻R B. 电容C C. C-U端电位 D. 电源VCC8. 如要将一个最大幅度为9.99V的模拟信号转换为数字信号,要求ADC的分辨率小于0mV,最少应选用( C )位ADC。 A. 6 B. 8C.

3、 10 D. 129. 用卡诺图化简具有无关项的逻辑函数时,若用圈1法,在包围圈内的是按( )处理;在包围圈外的是按( B )处理。 A. 1,1 B. 1,0 C. 0,0 D. 不确定10. 二极管与门的两输入信号AB( D )时,输出为高电平。 A. 00 B. 01 C. 10 D. 1111. 用不同数制的数字来表示2004,位数最少的是( A )。 A. 十六进制 B. 十进制 C. 八进制 D. 二进制12. 若双积分A/D转换器第一次积分时间T取20mS的整倍数,它便具有( B )的优点。 A. 较高转换精度 B. 极强抗50Hz干扰 C. 较快的转换速度 D. 较高分辨率13

4、. 主从JK触发器Q的状态是在时钟脉冲CP( B )发生变化。 A. 上升沿 B. 下降沿 C. 高电平 D. 低电平14. HDPLD比较适合用在以( B )的数字系统。 A. 复杂 B. 控制为主 C. 时序为主 D. 较简单15. 555集成定时器构成的单稳态触发器,其暂态时间tW =( C )。 A. 0.7RC B. RC C. 1.1RC D. 1.4RC16. TTL与非门输出高电平的参数规范值是( B )。 A. 1.4V B. 2.4V C. 3.3V D. =3.6V17. 数字信号是( B )。 A. 时间和幅值上连续变化的信号 B. 时间和幅值上离散的信号 C. 时间上

5、连续、幅值上离散变化的信号 D. 时间上离散、幅值上连续变化的信号18. 欲把36kHz的脉冲信号变为1Hz的脉冲信号,若采用10进制集成计数器,则各级的分频系数为( B )。 A. (3,6,10,10,10) B. (4,9,10,10,10) C. (3,12,10,10,10) D. (6,3,10,10,10)19. TTL与非门输出低电平的参数规范值是( C )。 A. 0.3V B. 0.3V C. 0.4V D. =0.8V20. 要使JK触发器的输出Q从变成0,它的输入信号JK应为( B )。 A. 00 B. 01 C. 10 D. 无法确定21. 译码器的任务是( A )

6、。 A. 将某种代码转换为电路的某种输出状态 B. 将电路的某种状态转换成相应的代码 C. 将十进制数转化为二进制数 D. 将二进制数转换为十进制数22. 在( C )端加可变电压,可使555多谐振荡器输出调频波。 A. RD B. OUT C. C-U D. GND23. 用原码输出的译码器实现多输出逻辑函数,需要增加若干个( C )。A. 非门 B. 与非门 C. 或门 D. 或非门24. 电可擦除的PROM器件是( B )。 A. EPROM B. E2PROM C. PLA D. PAL25. DAC单位量化电压的大小等于Dn为( A ) 时,DAC输出的模拟电压值。 A. 1 B.

7、n C. 2n-1 D. 2n26. 数字电路中,当晶体管的饱和深度变浅时,其工作速度( C )。 A. 变低 B. 不变 C. 变高 D. 加倍27. 标准TTL门关门电平之值为( C )。 A. 0.3V B. 0.5V C. 0.8V D. 1.2V28. 欲在一串幅度不等的脉冲信号中,剔除幅度不够大的脉冲,可用( A )电路。 A. 施密特触发器 B. 单稳态触发器 C. 多谐振荡器 D. 集成定时器29. 处理( D )的电子电路是数字电路。 A. 交流电压信号 B. 直流信号 C. 模拟信号 D. 数字信号30. 用1M4的DRAM芯片通过( C )扩展可以获得4M8的存储器。 A

8、. 位 B. 字 C. 复合 D. 位或字二、判断题1. 单稳态触发器它有一个稳态和一个暂稳态。( B ) A. 错误 B. 正确2. 八路数据分配器的地址输入(选择控制)端有8个。( A ) A. 错误 B. 正确3. 当输入9个信号时,需要3位的二进制代码输出。( A ) A. 错误 B. 正确4. 前进位加法器比串行进位加法器速度慢。( A ) A. 错误 B. 正确5. 多谐振荡器有两个稳态。( A ) A. 错误 B. 正确6. 若DAC的最大输出电压是0V,能分辨的最小输出电压是0mV,则该转换器输入数字的位数至少为0。( B ) A. 错误 B. 正确7. 如果与非门输入端均为高

9、电平,那么它所带的是拉电流负载 。( A ) A. 错误 B. 正确8. 所有的触发器都存在空翻现象。( A ) A. 错误 B. 正确9. A+AB=A+B( A ) A. 错误 B. 正确10. 多谐振荡器常作为脉冲信号源使用。( B ) A. 错误 B. 正确11. BCD码即842码。( A ) A. 错误 B. 正确12. 函数F连续取00次对偶,F不变。( B ) A. 错误 B. 正确13. A/D转换器是将数字量转换成模拟量。( A ) A. 错误 B. 正确14. 计数器可作分频器。( B ) A. 错误 B. 正确15. 构成一个7进制计数器需要3个触发器。( B ) A. 错误 B. 正确16. 一个N位逐次逼近型A/D转换器完成一次转换要进行N次比较,需要N+2个时钟脉冲。( B ) A. 错误 B. 正确17. 二进制数00和二进制代码00都表示十进制数。( A ) A. 错误 B. 正确18. 在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。( B ) A. 错误 B. 正确19. 五进制计数器的有效状态为五个。( B ) A. 错误 B. 正确20. TTL与非门与CMOS与非门的逻辑功能不一样。( A ) A. 错误 B. 正确

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 办公文档 > 规章制度

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号