《复习大纲校本》课件

上传人:x**** 文档编号:133701789 上传时间:2020-05-29 格式:PPT 页数:52 大小:521KB
返回 下载 相关 举报
《复习大纲校本》课件_第1页
第1页 / 共52页
《复习大纲校本》课件_第2页
第2页 / 共52页
《复习大纲校本》课件_第3页
第3页 / 共52页
《复习大纲校本》课件_第4页
第4页 / 共52页
《复习大纲校本》课件_第5页
第5页 / 共52页
点击查看更多>>
资源描述

《《复习大纲校本》课件》由会员分享,可在线阅读,更多相关《《复习大纲校本》课件(52页珍藏版)》请在金锄头文库上搜索。

1、 考试时间 18周一 6月23日 10 00 12 00课程课序号 30334440 0考试地点 综合楼C203 制造学院 综合楼C105左 电气学院等 课程课序号 30334440 1考试地点 综合楼C204 其他 综合楼C105右 11班 答疑时间 17周四 梁 张 17周五 贾 17周日 陈 9 00 11 0014 00 16 00答疑地点 N1 A4楼休息室 考试注意事项 1 遵守考试纪律2 带有效证件3 全部答案写在答题纸上 到正确的考室 任课教师 陈彬兵 高等教育出版社康华光 数字电子技术基础复习大纲 1 研究对象 输入 输出间的逻辑关系 2 采用二进制 二元函数 两种状态 用0

2、 1表示3 分析工具 逻辑代数4 表达方式 真值表 逻辑表达式 逻辑图 卡诺图 时序图 波形图 状态图等 5 分类 组合逻辑电路 逻辑门电路时序逻辑电路 锁存器和触发器 数字电路特点 主要内容 一 数字逻辑基础 第1章 第2章 二 组合逻辑电路 第3 4章 三 时序逻辑电路 第5 6章 四 半导体存储器和可编程逻辑器件 第7章 五 脉冲波形的产生与变换 第8章 六 A D D A转换 第9章 一 数字逻辑基础 1 数制与码 数制 以R为基数的计数体制R 2 8 10 16 位权 Rn 1 R2R1R0 R 1R 2 R m一般表达式 n 整数位数m 小数位数Ki 各位系数R 基数 处于不同位置

3、的数码Ki所代表的数值是不同的 每一位的权数 位权 是Ri 数制间的转换 二进制与十六进制数 八进制数之间的转换24 16 四位二进制数对应一位十六进制数 23 8 三位二进制数对应一位八进制数 举例 3AF 2H 001110101111 0010 1110101111 001B3AF21111101 11B 01111101 1100 7D CH7DC十六进制和八进制是二进制的另一种表达形式 一一对应 能简单互换 二进制数 B O H 取不同R按展开式展开 然后按照十进制运算法则求和 1011 1010B 1 23 1 21 1 20 1 2 1 1 2 3 D 11 625DDFC 8H

4、 13 162 15 161 12 160 8 16 1 D 3580 5D 十进制数 D 十进制数 D 二进制数 B O H 码 编码 把若干个0和1按一定规律编排在一起 组成不同的代码 并且赋予每个代码以固定的含义 十进制数值 字母 符号等 编码器能自动实现编码操作 用n位二进制代码可以表达2n个不同的信号需要编码的信息有N项 则2n NA 每一组代码都可以看作是一个包含特定含义的符号 各组代码之间以及每组代码内部各位之间没有一定的数值进位关系 B 信息与代码间的对应关系完全是人为规定的 可以任意编 但在制定编码时 应该使编码顺序有一定的规律可循 几种常见编码A 自然二进制码 8421码

5、在数值上与对应的十进制恰好相等位数n由N决定 B 二 十进制码 BCD码 固定4位二进制编码表示十进制的0 9十个数码 由于4位二进制码可以表示24 16种信号 所以在表示0 9这十个数码时就有不同的组合 即不同的编码方式 8421BCD码2421BCD码5421BCD码余3码 8421BCD码 0011 判断及填空 1 四位二进制代码有16种组合 表示0 9十个十进制数时要去掉其中6种 2 二进制数1001和二进制代码1001都表示十进制数9 3 二进制代码1000和1001都可以表示十进制数9 4 1001110111110001 B 9DF1 H 5 10 10B D6 16D 8421

6、 8421BCD7 FFH B O D 8421BCD 2 5 10000 377 255 1 2 基本逻辑运算及表达方式 逻辑代数是研究数字逻辑电路的数学工具 逻辑代数是按一定逻辑规律进行运算的代数 与普通代数一样也是用字母表示变量 区别在于 1 变量值只有0和1 且只表示两种对立的逻辑状态 不表示数量的大小 2 表达方式 真值表 将输入变量的各种可能取值和相应函数值排列在一起而组成的表格 逻辑符号 规定的图形符号 逻辑函数表达式 L f A B 语句表 梯形图等 3 逻辑变量有原变量和反变量两类 普通代数中没有反变量 4 逻辑代数中的基本运算有逻辑乘 逻辑加 逻辑非 而普通代数有加 减 乘

7、 除四种运算 异或 同或 L A B 常见逻辑运算 P24 基本逻辑运算 与 或 非 3 逻辑关系表达方式间的转换 真值表表达式逻辑图 表达式真值表逻辑运算 4 逻辑函数的变换和化简 公式法 图形法 变换化简 化简 变量数在5以内 与非 与非或非 或非 注意公式的扩展应用如 常用公式 公式法变换和化简逻辑函数 逻辑函数的变换 根据逻辑表达式 可以画出相应的逻辑图 表达式的形式决定门电路的个数和种类 因此实际中需要对表达式进行变换 常用的表达方式 与或 与非 与非常见变换 与或 与非 与非与或 或非 或非方法 与或表达式 摩根定律 用与非门实现 与或表达式 或与表达式 摩根定律 用或非门实现 用

8、与非门实现 A B B L A B A L 无反变量输入 L 逻辑函数的化简 逻辑函数化简的意义 逻辑表达式越简单 实现它的电路越简单 电路工作越稳定可靠 最简与或表达式 乘积项最少 并且每个乘积项中的变量也最少的与或表达式 1 卡诺图 由最小项构成的按相邻性规律排列的方格图 2 卡诺图化简逻辑函数的依据 任何2n个标1的相邻最小项 可以合并为一项 并消去n个变量 消去互为反变量的因子 保留公因子 卡诺图化简逻辑函数 3 卡诺图化简逻辑函数的步骤 1 用卡诺图表示逻辑函数 2 合并最小项 包含2n个方格 2 4 8包围的方格为矩形块包围圈越大越好 越少越好方格可以被重复包围 但每个包围圈内必需

9、有新的方格所有的1都要被包围住充分考虑随意项3 合并后的最小项之和即为最简与或表达式 P37习题1 2 21 4 21 6 1P64习题2 1 42 2 32 2 4 TTL和CMOS逻辑门电路 半导体器件的开关特性 二 组合逻辑电路 1 逻辑门电路 门电路负载电流计算参数 IOL IOH IIL IIH 其他逻辑门电路 OC门 TSL门 TG门 线与 靠线的连接实现与的逻辑功能 普通TTL输出端不允许直接相连 集电极开路门 OC门 三态与非门 TSL门 电路的输出有高阻态 高电平和低电平3种状态 传输门TG 传送模拟信号的模拟开关 正负逻辑问题门电路多余输入端的处理 P122习题3 1 53

10、 2 23 1 73 1 93 1 13 2 组合逻辑电路的分析和设计 分析 已知逻辑电路 通过数字逻辑的方法 推断电路的逻辑功能 逻辑图 逻辑表达式 最简 与或表达式 真值表 电路的逻辑功能 设计 根据实际逻辑问题 控制要求 设计出满足要求的最简的逻辑电路图 真值表 电路功能描述 逻辑表达式或卡诺图 最简与或表达式 逻辑变换 逻辑电路图 3 常用组合逻辑功能器件 实现编码操作的电路称为编码器 N个需编码的信息 n位二进制码 2n N 编码器 优先编码器CD4532 译码器 把代码状态的特定含义翻译出来的过程称为译码 实现译码操作的电路称为译码器 n位二进制码 N个译码出的信息N 2n 二进制

11、译码器 74LS138 3 8译码器 二 十进制译码器 4 10线显示译码器 驱动显示器件如数码管 共阴 共阳 应用 实现逻辑函数 作数据分配器 数据选择器 按要求从多路输入中选择一路输出 D0D1D2D2n 1 Y n位通道选择信号 数据选择器 用数据选择器实现组合逻辑函数实现并行数据到串行数据的转换 比较器 算术运算电路 加法器 超前进位加法器 P192习题4 1 14 2 3习题4 4 14 4 64 4 194 4 204 4 214 4 254 4 31 三 时序逻辑电路 1 锁存器和触发器 触发方式 逻辑功能 触发方式 电平触发 对脉冲电平敏感 锁存器 脉冲触发 对脉冲边沿敏感 触

12、发器 逻辑功能 SR Qn 1 S RQn 其约束条件为 SR 0JK Qn 1 JQn KQnD Qn 1 DT Qn 1 TQn TQnT Qn 1 Qn 锁存器和触发器的逻辑功能可以用特性方程 特性表 真值表 激励表 驱动表 状态图和时序图等方式来描述 其逻辑功能可以相互转换 置0 置1和保持 置0 置1 保持 翻转 置0 置1 P238习题5 2 45 4 15 4 55 4 65 4 85 4 9 时序电路逻辑功能的表示方法 时序电路的逻辑功能可用逻辑表达式 状态表 卡诺图 状态图 时序图和逻辑图6种方式表示 这些表示方法在本质上是相同的 可以互相转换 1 逻辑方程组 特性方程 描述

13、触发器逻辑功能的逻辑表达式 激励方程 驱动方程 触发器输入信号的逻辑表达式 时钟方程 控制时钟CP的逻辑表达式 状态方程 次态方程 次态输出的逻辑表达式 激励方程代入特性方程得状态方程 输出方程 输出变量的逻辑表达式 2 时序电路的分析和设计方法 2 状态 真值 表 表明输出Y 次态Qn 1与输入X 现态Qn逻辑关系的表格 3 状态图 4 时序 波形 图 表明状态转换规律及相应输入 输出取值关系的图形 时序电路逻辑功能的分类 同步时序电路中 各个触发器的时钟脉冲相同 即电路中有一个统一的时钟脉冲 每来一个时钟脉冲 电路的状态只改变一次 异步时序电路中 各个触发器的时钟脉冲不同 即电路中没有统一

14、的时钟脉冲来控制电路状态的变化 电路状态改变时 电路中要更新状态的触发器的翻转有先有后 是异步进行的 在分析时必须注意 触发器只有在其CP端的信号有效时 状态才可能改变 否则状态保持不变 因此必须确定各CP端是否有触发信号作用 时序电路逻辑电路的分析方法 电路图 特性方程 时钟方程 驱动方程 输出方程 状态方程 状态图 判断电路逻辑功能 1 2 3 5 4 状态表或时序图 时序电路逻辑电路的设计方法 设计要求 原始状态图 最简状态图 画电路图 检查电路能否自启动 1 2 4 6 列状态真值表 选触发器 求时钟 输出 状态 驱动方程 5 状态分配 3 化简 存在无效状态时 寄存器 在数字电路中

15、用来存放二进制数据或代码的电路称为寄存器 寄存器是由具有存储功能的触发器组合起来构成的 一个触发器可以存储1位二进制代码 存放n位二进制代码的寄存器 需用n个触发器来构成 按照功能的不同 可将寄存器分为基本寄存器和移位寄存器两大类 基本寄存器只能并行送入数据 需要时也只能并行输出 移位寄存器中的数据可以在移位脉冲作用下依次逐位右移或左移 数据既可以并行输入 并行输出 也可以串行输入 串行输出 还可以并行输入 串行输出 串行输入 并行输出 十分灵活 用途也很广 3 常用时序逻辑功能器件 计数器 在数字电路中 能够记忆输入脉冲个数的电路称为计数器 二进制计数器 非二进制计数器 加法计数器 减法计数

16、器 可逆计数器 同步计数器 异步计数器 按CP脉冲输入方式 按计数规律 按计数的进制 集成计数器 1 集成计数器 74161 74390 2 集成计数器构成N进制计数器 CP脉冲引入方式 同步 异步计数模式 清零方式 异步 同步预置数方式 异步 同步 P319习题6 1 36 1 46 1 56 2 46 3 26 3 56 4 2习题6 5 16 5 10 18 四 存储器和可编程逻辑器件 用来存放数据 资料 程序等二进制信息的器件 存取速度 反映存储器的工作速度 存储容量 字数 位数 字位 1024 1K1024K 1M1024M 1G 存储器 半导体存储器的功能及分类 ROM PROM EPROM的电路结构及工作原理 理解与阵列 译码器 和或阵列 存储阵列 的原理及用存储器实现组合函数的方法 由大量存储单元构成的矩阵 用以决定访问哪个字单元 用以决定芯片是否工作 用以决定对被选中的单元是读还是写 读出及写入数据的通道 可编程逻辑器件PLD 由与阵列和或阵列构成 用户定义和设置逻辑功能的器件 PLD器件主要有PLA PAL GAL P383习题7 1 17 1 3 脉冲波形的获取有

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 中学教育 > 其它中学文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号