数字电路-综合复习题集合及答案

上传人:go****e 文档编号:131214991 上传时间:2020-05-05 格式:DOC 页数:17 大小:6.33MB
返回 下载 相关 举报
数字电路-综合复习题集合及答案_第1页
第1页 / 共17页
数字电路-综合复习题集合及答案_第2页
第2页 / 共17页
数字电路-综合复习题集合及答案_第3页
第3页 / 共17页
数字电路-综合复习题集合及答案_第4页
第4页 / 共17页
数字电路-综合复习题集合及答案_第5页
第5页 / 共17页
点击查看更多>>
资源描述

《数字电路-综合复习题集合及答案》由会员分享,可在线阅读,更多相关《数字电路-综合复习题集合及答案(17页珍藏版)》请在金锄头文库上搜索。

1、数字电路综合复习题及答案一、填空题1半导体具有三种特性,即:热敏性、光敏性和_性。2集电极反向饱和电流ICBO是指发射极_时,集电极与基极之间加反向电压时测得的集电极电流,良好的三极管该值较_。3逻辑函数的反演规则指出,对于任意一个函数F,如果将式中所有的_互换,_互换,_互换,就得到F的反函数F。4格雷码又称_码,其特点是任意两个相邻的代码中有_位二进制数位不同。 5从TTL反相器的输入伏安特性可以知道两个重要参数,它们是_和_。6 输出n位代码的二进制编码器,一般有 _个输入信号端。7全加器是指能实现两个加数和_三数相加的算术运算逻辑电路。8 时序电路除了包含组合电路外,还必须包含具有记忆

2、功能的_电路。因此,仅用一般的逻辑函数描述时序电路的逻辑功能是不够的,必须引进_ 变量。9要使触发器实现异步复位功能(Qn+1=0),应使异步控制信号(低电平有效)RD=_,SD=_。10JK触发器当J=K=_时,触发器Qn+1=Qn。11n位二进制加法计数器有_个状态,最大计数值为_。 12用555定时器构成的 单稳态触发器,若充放电回路中的电阻、电容分别用R、C表示,则该单稳态触发器形成的脉冲宽度tw_。13施密特触发器具有两个_状态,当输出发生正跳变和负跳变时所对应的_电压是不同的。14组成ROM电路中的输出缓冲器一般由三态门组成,其作用一是实现对输出状态的_控制,二是提高带负载能力。1

3、5当RAM的字数够用、位数不够用时,应扩展位数。其方法是将各片RAM的_端、R/W端 和CS端并联起来即可。二、选择题1与晶体三极管组成的电路相比,MOS管组成电路的主要特点是 _ 。 a电流控制; b输入电阻高; c带负载能力强 2下列数码均代表十进制数6,其中按余3码编码的是_。a0110; b 1100; c1001 3 已知逻辑函数Y=AB+AB+AB,则Y的最简与或表达式为_。 aA; bA+AB; c A+B; dA+B4TTL与非门扇出系数的大小反映了与非门_能力的大小。a抗干扰; b带负载; c 工作速度 5 如果采用负逻辑分析,正或门即_。a负与门; b负或门; c或门6七段

4、显示译码器,当译码器七个输出端状态为abcdefg=0011111时(高点平有效),译码器输入状态(8421BCD码)应为_。a0011; b0110; c0101; d01007 一个8选1数据选择器,其地址输入端(选择控制输入端)的个数应是_个。 a2; b3; c4; d8 8要实现输入为多位、输出为多位的功能,应选用中规模集成_组件。 a编码器; b译码器; c数据选择器; d数值比较器9对于J-K触发器,若J=K,则可完成_触发器的逻辑功能。aR-S; bD; cT; dJ-K103个移位寄存器组成的扭环形计数器,最多能形成_个状态的有效循环。 a3; b4; c6; d811 55

5、5定时器输入端UI1端(管脚6)、 UI2 端(管脚2)的电平分别大于 UDD和 UDD时(复位端RD=1),定时器的输出状态是_。 a0 ; b1 ; c原状态 12555定时器构成的单稳态触发器的触发电压ui 应_ UDD。 a大于; b小于; c等于; d任意13只读存储器ROM的功能是_。a只能读出存储器的内容且断电后仍保持; b只能将信息写入存储器; c可以随机读出或写入信息; d只能读出存储器的内容且断电后信息全丢失14用_片1k4 的ROM可以扩展实现8k4 ROM的功能。a4; b8; c16; d32三、简述题。1最小项的性质。2组合电路产生竞争冒险的原因及常用的消除竞争冒险

6、的方法。3用中规模集成计数器构成任意进制计数器的三种方法及各自的原理。四、分析、设计、化简题41 将下列逻辑函数化简成最简与或表达式。(1)Y1=ABC+AB+AD+C+BD(用公式法) (2)Y2=ABC+ABD+ABC+ACD (BC+BD=0) (3)Y3(A,B,C,D)=S m(2,3,7,8,11,14)+S d (0,5,10,15) 42 TTL电路如图42 (a)所示,写出输出Y的逻辑表达式,试根据图(b)的波形画出输出Y 的波形。 (a) (b)图4243 试用以下几种组件分别实现逻辑函数F = AB + AC + BC (1)四选一数据选择器(四选一数据选择器的逻辑功能见

7、式4.3.1); (2)3线8线译码器T4138(逻辑功能见式4.3.2);数据选择器和译码器的外部引线排列示意图分别见图4.3.1和图4.3.2, T4138选通时,S11,S2S30。 Y=(D10A2A1+ D11A2A1+ D12A2A1+ D13A2A1)S ( 式4.3.1)( 式4.3.2) 图4.3.1 图4.3.244 分析图4.4电路,2线4线译码器的功能表达式见式4.4。(1)写出输出F的表达式;(2)填表4.4;(3)说明图4.4电路的功能。Y0=A1A0, Y1=A1A0, Y2=A1A0, Y3=A1A0 (式44)A1 A0F0 00 11 01 1表4.4 图4

8、.4 45 两片3线8线译码器连成的电路如图4.5所示。3线8线译码器T4138逻辑功能表达式见式4.5,正常工作时S11,S2S30。分析电路,填写真值表(见表4.5),说明电路功能。图 4.5 (式4.5)表4.5输入输出输入输出D3D2 D1 D0Y0Y1Y2Y3Y4Y5Y6Y7 D3D2 D1 D0Y8Y9Y10Y11Y12Y13Y14Y1500 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 1 10 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 1 46 电路如图4.6所示,图中 均为2线4线译码器。1欲分别使译码器 处于工作状

9、态,对应的C、D应输入何种状态(填表4.6.1);2试分析当译码器工作时,请对应A、B的状态写出Y10 Y13的状态(填表4.6.2);3说明图4.6电路的逻辑功能。2线4线译码器的功能见式4.6,工作时S = 0。 (式4. 6) 图4.6表4.6.1 表4.6.2 处于工作状态 的译码器C D应 输入的状态 C DA B Y10 Y11 Y12 Y13 0 0 0 1 1 0 1 147 触发器电路如图4.7 (a) 所示,写出触发器输出端Q 的表达式并根据图 (b) 给定的波形 ,对应画出各输出端Q的波形。设各触发器的初始状态均为“0”。 (a) (b)图4.748 触发器电路如图4.8

10、(a) 所示,写出触发器输出Q 的表达式并根据图 (b) 给定的波形 ,对应画出各输出端Q的波形。设各触发器的初始状态均为“0”。 (a) (b)图4.849 触发器电路如图4.9 (a) 所示,写出触发器输出端Q 的表达式并根据图 (b) 给定的波形,对应画出各输出端Q的波形。设各触发器的初始状态均为“0”。 (a) (b)图4. 9410 十进制计数器T4160构成的计数器电路如图4. 10所示。T4160的功能见表4. 10。(1)分析该电路是几进制计数器,画出状态转换图;(2)若改用复位法,电路该如何连接,画出连线图。表4.10CPRD LDS1 S2 工作状态图4. 10 0 1 0 1 1 1 1 1 1 0 1 01 1 清 零 预置数保持(包括C)保持(C0) 计 数411 电路如图4.11所示。3线-8线译码器的功能表达式参见式45,十进制计数器的功能参见表410。(1)说明虚线框内的电路为几进制计数器,画出状态转换图;(2)说明整个电路实现什么功能。图4.11412 由4位同步二进制计数器T4161组成的电路如图4.12, T4161的功能参见表4. 10。试求:(1)当预置数输入端D3D2D1D0分别为0011和0101时,计数器的计数进制各为多少? (2)画出两种情况下的状态转换图。 图4.12

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 幼儿/小学教育 > 其它小学文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号