【新编】微机原理设计报告

上传人:tang****xu2 文档编号:124876359 上传时间:2020-03-14 格式:DOCX 页数:55 大小:1.59MB
返回 下载 相关 举报
【新编】微机原理设计报告_第1页
第1页 / 共55页
【新编】微机原理设计报告_第2页
第2页 / 共55页
【新编】微机原理设计报告_第3页
第3页 / 共55页
【新编】微机原理设计报告_第4页
第4页 / 共55页
【新编】微机原理设计报告_第5页
第5页 / 共55页
点击查看更多>>
资源描述

《【新编】微机原理设计报告》由会员分享,可在线阅读,更多相关《【新编】微机原理设计报告(55页珍藏版)》请在金锄头文库上搜索。

1、 微机原理设计报告 创新型实验设计报告题 目 基于蓝牙通信的无线控制系统 学 院 自动化学院 专 业 电气工程及其自动化 成 员 陈 旭 3012203270 吴海成 3012203292 指导教师 刘迎澍 摘 要随着现代互联网技术的发展,物联网和智能家居概念开始逐步发展。智能家居是以住宅为平台,利用综合布线技术、网络通信技术、自动控制等技术将生活有关的设施集成,构建高效的住宅设施与家庭日程管理系统,提升家居安全性、便利性,并能实现环保节能的居住环境。蓝牙技术是一种尖端的开放式无限通讯标准,蓝牙无线技术使用全球通用的频带(2.4GHz)蓝牙成本低,体积小,比802.11协议更具有移动性,并且一

2、般的手持平台(手机,PC机,Pad)均具有蓝牙功能。本系统是典型的蓝牙无线通信控制系统,包括手持设备指令的发送、处理系统的接收、处理、和功能的具现化。本文基于市场常见的蓝牙通讯模块(HC-06)和8086微机实验平台结合,利用现有的资源实现简单的基于蓝牙通信的无线控制系统的搭建。关键词:蓝牙;8086微机平台;串口通信目录第一章 绪论1.1 课程介绍1.2 题目简介第12二章 硬件结构2.1 硬件组成2.2 芯片简介2.2.1 8255芯片2.2.2 8253芯片2.2.3 8251芯片2.2.4 12864液晶显示模块2.3 蓝牙接收模块第三章 软件结构3.1 程序子模块组成3.1.1 概况

3、3.1.2 模块组成3.2 程序运行详细流程3.2.1 主程序流程图3.2.2 中断子程序流程图3.2.3 3.2.4 3.2.5 3.2.6 第四章 实验总结4.1 实验现象4.2 实验感想4.3 实验分工附录程序清单第一章 绪论1.1 课程介绍微型计算机原理及接口技术是电气工程及其自动化专业的重要基础课程,具有很强的实践性。天津大学在开展微机实践教学改革的过程中开辟了学生创新型题目,这类题目在教材知识的基础上,要求学生综合运用多学科知识,结合自学,通过团队合作来共同完成,以提升同学们的自学能力、团队精神、创新意识和动手能力,为把学生培养为卓越工程师打下良好基础。1.2 题目简介本题目是设计

4、一个基于蓝牙通信的手机对PC机的控制系统,通过将手机发送的信息编码,在PC机的程序中解码,可以实现手机发送指令,PC机执行相应功能的目的。我们利用微机开发试验箱共设计了四种功能:数码管显示输入数字、电机运动与停止、LCD屏显示英文与数字、LCD屏显示汉字报文。运行程序后,通过输入命令字可进入相应的功能中,然后根据功能可输入数字、英文、汉字的编码,即可实现相应的显示或动作。本题目的设计特色主要用两点。一、通过手机终端的智能控制是家居智能化的一个方向,目的是通过手机等终端发送指令,实现对电器设备的控制。本题目实现了手机控制PC机做出响应动作,而蓝牙的有效范围为10米,因此可以实现对一个房间内电器的

5、控制,并且可以随时连接。二、蓝牙信号的接收。由于实验箱没有可接收蓝牙信号装置,因此我们接入了一个蓝牙接收模块,并设计了模块底板,将信号以串行信号发出,再通过实验箱上的串口芯片接收,自己设计相应的通信协议和传输速率。第二章 硬件结构2.1 硬件组成本课题的硬件由PC机、微型计算机实验系统、蓝牙接收模块构成。控制信号输入部分由手机通过蓝牙发出信号,蓝牙接收模块接收,并通过8251芯片将串行信号转换成并行数据传给PC机。被控部分由实验箱上的LCD屏,数码管,直流电手机蓝牙微机实验系统PC机图2-1 硬件组成原理示意图图2-2 实物连接图2.2 芯片简介2.2.1 8255芯片一、简介:8255是可编

6、程并行1/0接口芯片,有3个8位并行1/0口.具有3个通道3种工作方式的可编程并行接口芯片(40引脚)。其各口功能可由软件选择,使用灵活,通用性强。8255可作为单片机与多种外设连接时的中间接口电路。8255作为主机与外设的连接芯片,必须提供与主机相连的3个总线接口,即数据线、地址线、控制线接口。同时必须具有与外设连接的接口 A、B、C口。由于8255可编程,所以必须具有逻辑控制部分,因而 8255内部结构分为3个部分:与CPU连接部分、与外设连接部分、控制部分。二、与CPU连接部分根据定义,8255能并行传送8位数据,所以其数据线为8根DOD7。 由于8255具有3个通道A、B、C,所以只要

7、两根地址线就能寻址A、B、C 口及控制寄存器,故地址线为两根A0A1。此外CPU要对8255进行读、写与片选操作,所以控制线为片选、复位、读、写信号。各信号的引脚编号如下:(1)数据总线DB:编号为DOD7,用于8255与CPU传送8位数据。(2)地址总线AB:编号为A0A1,用于选择A、B、C口与控制寄存器。(3)控制总线CB:片选信号、复位信号RST、写信号、读信号。当CPU要对8255进行读、写操作对,必須先向8255发片选信号选中8255芯片, 然后发读信号或写信号对8255进行读或写数据的操作。三、与外设接口部分根据定义,8255有3个通道A、B、C与外设连接,每个通道又有8根线与外

8、设连接,所以8255可以用24根线与外设连接,若进行开关量控制,则 8255可同时控制24路开关。各通道的引脚编号如下:(1)A口:编号为PA0PA7,用于8255向外设输入输出8位并行数据。(2)B口:编号为PB0PB7,用于8255向外设输入输出8位并行数据。(3)C口:编号为PC0PC7,用于8255向外设输入输出8位并行数据。当8255工作于应答I/O方式时,C 口用于应答信号的通信。四、控制器8255将3个通道分为两组。即PA0PA7与PC4PC7组成A组,PB0 PB7与PC0PC3组成B组.如图7. 5所示,相应的控制器也分为A组控制器和B组控制器,各组控制的作用如下:(1) A

9、组控制器:控制A口与上C口的输入与输出。(2) B组控制器:控制B口与上C口的输入与输出。五、8255A的引脚功能说明8255A采用40引脚的双列直插式封装。40个引脚分为与外设连接的引脚和与CPU连接引脚。(1)与外设连接的引脚 8255A与外设连接的引脚共有:PA7PA0A端口数据线,双向三态。PB7PB0B端口数据线,双向三态。PC7PC0C端口数据线,双向三态。PB7PB0和PC7PC0引脚能驱动达林顿复合晶体管(在5V时输出1mA),所以B、C端口一般作为输出端口。(2)与CPU连接的引脚8255A与CPU连接的引脚,有8根数据引脚D7D0。它们全部是双向、三态引脚,用来与数据总线相

10、连接;另外,它还有6根输入控制引脚,用来接收CPU送来的地址和控制信号。这些引脚分别是:RESET输入复位信号,高电平有效。当RESET有效时,把8255A内部所有寄存器(包括控制寄存器)全部清零,端口A、B、C自动设置为输入状态,三个端口的数据线处于髙阻状态。一旦复位后,若使8255A重新工作必须进行初始化编程。CS片选信号输入端,低电平有效。当CS =0为低电平时,8255A才被选中,才能对 8255A进行读写操作。RD读命令信号,输入低电平有效。当RD =0为低电乎时CPU对8255A进行读操作,读出或状态。WR写命令信号,输入,低电平有效。WR=0为低电平时,CPU对8255A进行写操

11、作,把数据或控制字写入8255A。A1A0端口选择信号,输入。A1A0的编码输入选择端口。8255A有四个端口地址,分别为A端口、B端口、C端口和控制寄存器。选择方法见表8.5。表8.5 8255A端口寻址及基本操作向8255A输出一写操作CSRDWRA1A0操作功能01000选择A端口,对A端口写操作01001选择B端口,对B端口写操作01010选择C端口,对C端口写操作01011对控制寄存器写入控制字向8255A输出一读操作CSRDWRA1A0操作功能00100选择A端口,对A端口读操作00101选择B端口,对B端口读操作00110选择C端口,对C端口读操作00111非法操作,数据线处于高

12、阻状态1XXXX未选中,数据线处于高阻状态2.2.2 8253芯片一、简介8253内部有三个计数器,分别称为计数器0、计数器1和计数器2,他们的机构完全相同。每个计数器的输入和输出都决定于设置在控制寄存器中的控制字,互相之间工作完全独立。每个计数器通过三个引脚和外部联系,一个为时钟输入端CLK,一个为门控信号输入端GATE,另一个为输出端OUT。每个计数器内部有一个8位的控制寄存器,还有一个16位的计数初值寄存器CR、一个计数执行部件CE和一个输出锁存器OL。执行部件实际上是一个16位的减法计数器,它的起始值就是初值寄存器的值,而初始值寄存器的值是通过程序设置的。输出锁存器的值是通过程序设置的

13、。输出锁存器OL用来锁存计数执行部件CE的内容,从而使CPU可以对此进行读操作。二、工作原理8253具有3个独立的计数通道,采用减1计数方式。在门控信号有效时,每输入1个计数脉冲,通道作1次计数操作。当计数脉冲是已知周期的时钟信号时,计数就成为定时。8253芯片有24条引脚,封装在双列直插式陶瓷管壳内。1.数据总线缓冲器数据总线缓冲器与系统总线连接,8位双向,与CPU交换信息的通道。这是8253与CPU之间的数据接口,它由8位双向三态缓冲存储器构成,是CPU与8253之间交换信息的必经之路。图2-3 8253内部原理图2.读/写控制读/写控制分别连接系统的IOR和IOW,由CPU控制着访问82

14、53的内部通道。接收CPU送入的读/写控制信号, 并完成对芯片内部各功能部件的控制功能, 因此, 它实际上是8253芯片内部的控制器。A1A0:端口选择信号,由CPU输入。8253内部有3个独立的通道,加上控制字寄存器,构成8253芯片的4个端口,CPU可对3个通道进行读/写操作3对控制字寄存器进行写操作。这4个端口地址由最低2位地址码A1和A0来选择。如表所示。(1) CS片选信号,由CPU输入,低电平有效,通常由端口地址的高位地址译码形成。(2) RD、WR读/写控制命令,由CPU输入,低电平有效。RD有效时,CPU读取由A1A0所选定的通道内计数器的内容。WR有效时,CPU将计数值写入各个通道的计数器中,或者是将方式控制字写入控制字寄存器中。CPU对8253的读/写操作。3.计数通道02每个计数通道内含1个16位的初值寄存器、减1计数器和1个16位的(输出)锁存器。8253内部包含3个功能完全相同的通道,每个通道内部设有一个16位计数器,可进行二进制或十进制(BCD码)计数。采用二进制计数时, 写入的初值范围为0000H0FFFFH,最大计数值是

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 行业资料 > 其它行业文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号