VHDL数字电子时钟设计

上传人:le****9 文档编号:122029282 上传时间:2020-02-29 格式:DOC 页数:32 大小:1.58MB
返回 下载 相关 举报
VHDL数字电子时钟设计_第1页
第1页 / 共32页
VHDL数字电子时钟设计_第2页
第2页 / 共32页
亲,该文档总共32页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述

《VHDL数字电子时钟设计》由会员分享,可在线阅读,更多相关《VHDL数字电子时钟设计(32页珍藏版)》请在金锄头文库上搜索。

1、 基于VHDL的数字电子时钟的设计目录基于VHDL的数字电子时钟的设计1目录1摘要2引言2一、设计分析31.1 设计要求31.2 性能指标及功能设计性能指标3二、设计方案3三、设计环境43.1 硬件设计环境43.1.1 可编程器件EP2C5Q208C8N 及开发板系统53.1.2 64位的计算机一台53.2 软件设计环境53.2.1 Quartus软件开发平台(8.0版本)53.2.2 Windows7操作系统53.2.3 硬件描述语言VHDL5四、整体设计流图74.1 各模块的原理性功能介绍74.1.1 可编程器件EP2C5Q208C8N74.1.2 CPLD-JTAG接口74.1.3 晶振

2、和蜂鸣器74.1.4 LED数码管显示84.1.5 独立按键94.1.6 拨码开关94.1.7 Quartus软件开发平台(8.0版本)94.2 设计的整体框架104.2.1在各个模块都编译通过的基础上在顶层用原理图的方法实现。104.2.2 设计原理及流程图114.2.3逻辑流程图124.2.4状态转移图13五、系统的模块化设计135.1 软件程序模块化设计135.1.1 秒/分/时输入模块的软件设计135.1.2 秒/分/时计数模块的软件设计145.1.3 模式选择模块的软件设计145.1.4 数码管155.1.5 闹钟模块的软件设计165.1.5 系统时钟的软件设计185.2 硬件的测试

3、205.2.1模拟时钟电路图与实物图20设计心得23致谢24参考文献24摘要随着人类的不断进步,现代电子设计技术已进入一个全新的阶段,传统的电子设计方法、工具和器件在更大的程度上被EDA所取代。本实验则是基于VHDL语言设计的数字钟,具有时、分、秒显示功能。电路主要有时间计数模块、时间显示模块以及译码模块。 数字钟是一个将“时”、“分”、“秒”显示于人的视觉器官的计时装置。它的基本功能是计时,计时周期为24小时,显示满刻度23时59分59秒;数字钟学习的目的是掌握各类计数器及它们相连的设计方法,熟悉多个数码管显示的原理与方法以及模块化设计方式;掌握用VHDL语言的设计思想以及整个数字系统的设计

4、。此数字钟具有时,分,秒计数显示功能,以24小时为计数循环,能实现清零,调时,调分以及闹钟等功能。本设计是一个显示时(2位)分(2位)秒(2位)共六个数字的多功能电子钟。因此将其分频得1Hz的秒钟信号,秒计满60即得1分钟,分满60即得1小时信号,小时满24即得一天。 关键词:数字钟,计数器,数码管,模块化设计, VHDL 引言 本设计采用的VHDL是一种全方位的硬件描述语言具有极强的描述能力能支持系统行为级、寄存器传输级和逻辑门级三个不同层次的设计。当今电子产品正向功能多元化,体积最小化,功耗最低化的方向发展。它与传统的电子产品在设计上的显著区别师大量使用大规模可编程逻辑器件,使产品的性能提

5、高,体积缩小,功耗降低.同时广泛运用现代计算机技术,提高产品的自动化程度和竞争力,缩短研发周期。EDA技术正是为了适应现代电子技术的要求,吸收众多学科最新科技成果而形成的一门新技术。 美国ALTERA公司的可编程逻辑器件采用全新的结构和先进的技术,加上MaxplusII(或最新的QUARTUS)开发环境,更具有高性能,开发周期短等特点,十分方便进行电子产品的开发和设计。 EDA技术,技术以大规模可编程逻辑器件为设计载体,以硬件描述语言为系统逻辑描述主要表达方式,以计算机、大规模可编程逻辑器件的开发软件及实验开发系统为设计工具,通过有关的开发软件,自动完成用软件的方式设计的电子系统到硬件系统的逻

6、辑编译,逻辑化简,逻辑分割,逻辑映射,编程下载等工作。最终形成集成电子系统或专用集成芯片的一门新技术。 本设计利用VHDL硬件描述语言结合可编程逻辑器件进行的,并通过数码管动态显示计时结果。数字钟可以由各种技术实现,如单片机等.利用可编程逻辑器件具有其他方式没有的特点,它具有易学、方便、新颖、有趣、直观设计与实验项目成功率高,理论与实践结合紧密,体积小,容量大,I/O口丰富,易编程和加密等特点。并且它还具有开放的界面,丰富的设计库,模块化的工具以及LPM定制等优良性能,应用非常方便。因此,本设计采用可编程逻辑器件实现。 本设计主要研究基于FPGA的数字钟,要求时间以24小时为一个周期,显示时、

7、分、秒。具有校时以及报时功能,可以对时、分及秒进行单独校对,使其校正到标准时间。 一、设计分析 1.1 设计要求1)具有时、分、秒计数显示功能,以24小时循环计时。 2)要求走时误差不大于每天10秒。 3)具有调节小时、分钟,秒及清零的功能。 4)定时闹钟,实现整点报时,又扬声器发出报时声音,发出滴答的声音。可编程逻辑器件及外围电子元器件,设计一个数字电子钟,利用EDA软件(QUARTUS )进行编译及仿真,设计输入可采用VHDL硬件描述语言输入法)和原理图输入法,并下载到EDA实验开发系统,连接外围电路,完成实际测试。 1.2 性能指标及功能设计性能指标1)时钟计数:完成时、分、秒的正确计时

8、并且显示所计的数字;对秒、分 60进制计数,即从0到59循环计数,时钟24进制计数,即从0到23循环计数,并且在数码管上显示数值。 2)时间设置:手动调节分钟、小时,可以对所设计的时钟任意调时间,这样使数字钟真正具有使用功能。我们可以通过实验板上的键7和键4进行任意的调整,因为我们用的时钟信号均是1HZ的,所以每LED灯变化一次就来一个脉冲,即计数一次。 3)清零功能:reset为复位键,低电平时实现清零功能,高电平时正常计数。可以根据我们自己任意时间的复位。 4)蜂鸣器在整点时有报时信号产生,蜂鸣器报警。产生“滴答.滴答”的报警声音。,当闹钟计数至我们预先设定的时间时,闹钟的铃声响起,以提示

9、人们时间到了。 二、设计方案 本设计采用自顶向下的设计方法和模块化设计方式,它由秒计数模块,分计数模块,小时计数模块,报警模块,秒分时设置模块和译码模块,程序包, entity模块(顶层模块)八部分组成。 优点:设计简单方便,层次清晰,工程的建立方便,无需单独设计各个组件模块产生原理图文件后再进行电路连接设计。 用顶层设计采用原理图输入设计、底层设计采用VHDL设计的原理图与VHDL混合设计方法设计带整点报时功能的数字钟,所以此设计可分为顶层与底层设计,共分为六个模块。即时模块、分模块、秒模块、动态扫描控制模块、段码译码模块和整点报时模块。 秒模块主体为60进制的计数器,ss为向动态扫描控制模

10、块提供秒的个位和十位数据的信号。reset 为秒清零,mm为分钟进位,每60秒产生一个高电平的信号,作为分模块的时钟输入,clk为秒模块的时钟输入,接1Hz脉冲信号,mm为分钟设置,低电平是不影响秒模块工作,当它为高电平时,mm信号会随之产生一个和clk频率相同的信号,达到调整分钟的目的。 分模块主体为60进制的计数器,daout为向动态扫描控制模块提供分的个位和十位数据的信号。分钟进位,每60分产生一个高电平的信号,作为时模块的时钟输入,秒计数到60时的进位输出信号hh和分钟调整输入信号mm,经或关系后接分的脉冲输入端clk,clk1为时调整脉冲,接1Hz脉冲, hh时钟设置,低电平是不影响

11、分模块工作,当它为高电平时,mm信号会随之产生一个和clk频率相同的信号,达到调整时的目的。 时模块为一个24进制的计数器,动态扫描控制模块提供秒的个位和十位数据的信号。分计数到60时的进位输出信号和时调整输入信号,经或关系后接时脉冲输入端clk。为向动态扫描控制模块提供时的个位和十位数据的信号。 动态扫描模块中为动态扫描控制模块的脉冲输入,由外部脉冲发生电路提供,频率约为1kHz,sel0、sel1、sel2接外部38译码器74LS138的输入端A、B、C,ss6.0、mm6.0、hh5.0分别为秒模块、分模块、时模块计数段码输出控制信号。该模块实现时间的动态扫描显示控制。字系统采用自顶向下

12、、由粗到细,逐步分解的设计方法,最顶层电路是指系统的整体要求,最下层是具体的逻辑电路实现。自顶向下的设计方法将一个复杂的系统逐步分解成若干功能模块,从而进行设计描述,并且应用EDA软件平台自动完成各功能模块的逻辑综合与优化。利用Quartus进行具体设计编程、处理、检查以及器件编程三、设计环境 3.1 硬件设计环境本设计使用VHDL硬件开发板,可编程逻辑器件EP2C5Q208C8N 系列。设计过程中用到的外围电路的以及设计条件: 3.1.1 可编程器件EP2C5Q208C8N 及开发板系统3.1.2.1 CPLD JTAG接口 3.1.3.2 晶振和蜂鸣器 3.1.4.3 LED数码管显示 3

13、.1.5.4 独立按键3.1.6.5 拨码开关3.1.2 64位的计算机一台3.2 软件设计环境 3.2.1 Quartus软件开发平台(8.0版本) 3.2.2 Windows7操作系统 3.2.3 硬件描述语言VHDL 3.2.3.1 VHDL的简介 VHDL的英文全名是Very-High-Speed Integrated Circuit HardwareDescription Language,诞生于1982年。1987年底,VHDL被IEEE和美国国防部确认为标准硬件描述语言 。自IEEE公布了VHDL的标准版本,IEEE-1076(简称87版)之后,各EDA公司相继推出了自己的VHD

14、L设计环境,或宣布自己的设计工具可以和VHDL接口。此后VHDL在电子设计领域得到了广泛的接受,并逐步取代了原有的非标准的硬件描述语言。1993年,IEEE对VHDL进行了修订,从更高的抽象层次和系统描述能力上扩展VHDL的内容,公布了新版本的VHDL,即IEEE标准的1076-1993版本,(简称93版)。现在,VHDL和Verilog作为IEEE的工业标准硬件描述语言,又得到众多EDA公司的支持,在电子工程领域,已成为事实上的通用硬件描述语言。有专家认为,在新的世纪中,VHDL于Verilog语言将承担起大部分的数字系统设计任务。3.2.3.2 VHDL的特点 (1)用VHDL代码而不是用

15、原理图进行设计,意味着整个电路板的模型及性能可用计算机模拟进行验证。 (2) VHDL元件的设计与工艺u无关,与工艺独立,方便工艺转换。 (3)VHDL支持各种设计方法,自顶向下、自底向上或者混合的都可以。 (4)可以进行从系统级到逻辑级的描述,即混合描述。(5)VHDL区别于其他的HDL,已形成标准,其代码在不同的系统中可交换建模。3.2.3.3 VHDL的设计流程 1)设计规范的定义 明确这个系统有哪些设计要求,和你要想到达的目标。 2)采用VHDL进行设计描述 这部分包括设计规划和程序的编写。设计规划主要包括设计方式的选择及是否进行模块划分。设计方式一般包括直接设计,自顶向下和自底向下设计,这个和其他软件语言差不多。最重要还是模块划分。 3)VHDL程序仿真 4)综合、优化和布局布线 综合指的是将设计描述转化成底层电路的表示形式,其结果是一个网表或者是一组逻辑方程;优化,这个主要是为了提高程序的执行效率及减少资源的利用;布局布线,指的是将逻辑关系转化成电路连接的方式。 5)仿真

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 建筑/环境 > 施工组织

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号