微计算机原理基础填空题附答案

上传人:平*** 文档编号:12133889 上传时间:2017-10-17 格式:DOC 页数:19 大小:104.43KB
返回 下载 相关 举报
微计算机原理基础填空题附答案_第1页
第1页 / 共19页
微计算机原理基础填空题附答案_第2页
第2页 / 共19页
微计算机原理基础填空题附答案_第3页
第3页 / 共19页
微计算机原理基础填空题附答案_第4页
第4页 / 共19页
微计算机原理基础填空题附答案_第5页
第5页 / 共19页
点击查看更多>>
资源描述

《微计算机原理基础填空题附答案》由会员分享,可在线阅读,更多相关《微计算机原理基础填空题附答案(19页珍藏版)》请在金锄头文库上搜索。

1、第一章:概述 计算机时钟脉冲的频率称为( 主频 ) ,它的倒数称为( 时钟周期 ) 。 冯. 诺依曼原理是基于( 程序存储 )和( 程序控制 ) 。 计算机中的总线包括( 地址总线 ) 、 ( 数据总线 )和( 控制总线 ) 。 CPU 有( 运算器 ) 、 ( 控制器 ) 、 ( 寄存器 )和( 接口单元 ) 。 计算机硬件系统由( CPU ) 、 ( 存储器 )和( I/O 接口 )组成。 计算机系统由( 硬件 )系统和( 软件 )系统两大部分组成。 CPU 的字长与( 数据线宽度 )有关;寻址空间与( 地址线宽度 )有关。 若 CPU 的数据线宽度为 8 位,则它的字长为( 8 )位;地

2、址线宽度为 16 位,则它的寻址空间为( 64K ) 。 计算机语言分为( 机器 )语言、 ( 汇编 )语言和( 高级 )语言。 计算机软件分为( 系统 )软件和( 应用 )软件两大类。 将源程序翻译为目标程序的语言处理程序有( 汇编 )程序、 ( 解释 )程序和( 编译 )程序。 指令通常包含( 操作码 )和( 操作数 )两部分;不同功能指令的有序集合称为( 程序 ) 。 正数的原、反、补码( 相同 ) ;负数的原、反、补码( 不同 ) 。 十进制数 17 的二进制数表示为( 00010001B ) 。 十六进制数 17H 的二进制数表示为( 00010111B ) 。 十进制符号数 +5

3、在计算机中的 8 位二进制补码表示为( 00000101 ) 。 十进制符号数 -5 在计算机中的 8 位二进制补码表示为( 11111011 ) 。 机内符号数 01111000 的真值为( +120 ) ;机内符号数 11111000 的真值为( -8 ) 。 计算机处理小数有( 定点 )表示法和( 浮点 )表示法。 在小数的定点表示中有( 纯小数 )表示和( 纯整数 )表示。 基本 ASCII 码为( 7 )位编码,共( 128 )个码值;含( 32 )个控制码和( 94 )个符号码。 字符 A 的 ASCII 码值为 41H;字符 a 的 ASCII 码值为( 61H ) ;字符 B

4、的ASCII 码值为( 42H ) 。 十进制数 89 的二进制表示为( 01011001 ) ;十六进制表示为( 59H ) 。 十六进制数 7BH 的十进制数表示为( 124 ) ;二进制表示为( 01111011B ) 。 8 位无符号二进制数的表值范围为( 0255 ) ;16 位无符号二进制数的表值范围为( 065535 ) 。 8 位有符号二进制数的原码表值范围为( -127+127 ) ;反码表值范围为( -127+127 ) ;补码表值范围为( -128+127 ) 。 8 位有符号二进制数为正数时, 符号位 b7 为( 0 ) ;为负数时, 符号位 b7 为( 1 ) 。 汉

5、字编码方案中, “啊” 字的区位码是 1601,它的国标码是( 90H、81H ) ;机内码是( B0H、 A1H ) 。第二章:微处理器与体系结构 某存储器单元的实际地址为 2BC60H,若该存储器单元所在段首地址为 2AF0H,则该存储器单元的段内偏移地址为( 0D60H ) 。 PC/XT 微机开机时,第一条执行的指令存放地址为( FFFF0H ) 。 8086CPU 复位后,寄存器 CS 中的值为( FFFFH ) 、IP 中的值为( 0000H ) 、DS 中的值为( 0000H ) 。 8086 执行部件 EU 中的控制单元从( 指令队列缓冲器 )中取指令。 8086 总线接口部件

6、 BIU 中的指令队列缓冲器经总线从( 存储器 )中取指令。 一数据类型为字的数据 8BF0H 存放在存储器偶地址单元处,完成 16 位数据读取需总线周期数为( 1 个 ) 。 一数据类型为字的数据 8BF0H 存放在存储器奇地址单元处,完成 16 位数据读取需总线周期数为( 2 个 ) 。 三态门有三种输出状态,即高电平、低电平和( 高阻态 ) 。 从地址/数据复用线中分离出地址信息需用( 锁存器 )芯片。 8086CPU 复位后,寄存器中的值进入初始状态,问此时(CS)=( FFFFH ) 、(IP)=( 0000H ) 、 (DS )= ( 0000H ) 。 8086CPU 中有 8

7、个 16 位通用寄存器,它们是( AX ) 、 ( BX ) 、 ( CX ) 、( DX ) 、 ( SP ) 、 ( BP ) 、 ( SI ) 、和( DI ) 。 8086CPU 中有 8 个 8 位通用寄存器,它们是( AH ) 、 ( AL ) 、 ( BH ) 、( BL ) 、 ( CH ) 、 ( CL ) 、 ( DH ) 、和( DL ) 。 8086CPU 中有 4 个 16 位段寄存器,它们是( CS ) 、 ( DS ) 、 ( ES ) 、和( SS ) 。 8086CPU 的标志寄存器中有 3 个控制标志位,符号是( IF ) 、 ( DF ) 、 ( TF )

8、 ;有 6 个状态标志位,符号是( CF ) 、 ( OF ) 、 ( AF ) 、 ( ) 、 ( SF ) 、 ( PF ) 。 8086CPU 响应可屏蔽中断的条件是( IF = 1 ) 。 若单步调试程序时,应设定控制标志 TF 为( 1 ) 。 状态标志 OF 用于( 有符号数 )的( 溢出 )标志。 状态标志 CF 用于( 无符号数 )加法的( 进位 )标志或减法的( 借位 )标志。 状态标志 AF 又称为( 辅助进位 )标志。 当运算结果为 0 时,状态标志 的值为( 1 ) 。 状态标志 SF 仅能用于( 有符号数 )的运算中。 8086CPU 将 1MB 存储器空间分为( 若

9、干个 )段,每段存储量不超过( 64KB ) 。 实际地址又称为( 物理 )地址,用( 20 )位二进制或( 5 )位十六进制表示;逻辑地址由( 段首 )地址和( 段内偏移 )地址构成,均用( 16 )位二进制表示。 控制线 DT/R 用于控制( 双向缓冲器 )的方向有效端;/DEL 用于控制( 双向缓冲器 )的片选有效端。 当 INTR 端输入一个( 高 )电平时, ( 可屏蔽中断 )获得了中断请求。 当 NMI 端输入一个( 上升沿 )触发时, ( 非屏蔽中断 )获得了中断请求。 8086CPU 由( 执行 )单元 EU 和( 总线接口 )单元 BIU 两部分组成。 在 8086CPU 的

10、 EU 单元中,运算器 ALU 除完成算术运算及逻辑运算外,还可完成( 16 位偏移地址 )运算。 在 8086CPU 的 BIU 单元中,地址加法器的入口数据是( 16 )位,出口数据是( 20 )位。 8086CPU 和 8088CPU 的片内数据线为( 16 )位; 8086CPU 的片外数据线为( 16 )位;8088CPU 的片外数据线为( 8 )位。 8086CPU 的指令队列由( 6 )个 8 位的移位寄存器组成; 8088CPU 的指令队列由( 4 )个 8 位的移位寄存器组成。 指令队列的作用是( 存放译码器将要译码的指令 ) 。 8086CPU 采用指令流水线结构的特点是(

11、 提高 CPU 执行速度 ) 。 32 位地址 5890H:3200H 表示的实际址址为( 5BB00H ) 。 8086CPU 的 1MB 存储空间由( 奇 )库和( 偶 )库组成,每个库的最大容量为( 512KB ) ;控制线/BHE 控制( 奇 )库的有效;地址线 A0 控制( 偶 )库的有效。 若控制线/BHE = 0、地址线 A0 = 0,可完成( 16 )位数据操作;若。控制线 /BHE = 1、地址线 A0 = 0,可完成( 低 8 )位数据操作。 8086CPU 从存储器单元中读取数据时,控制线 /RD 应输出( 低 )电平、/WR 应输出( 高 )电平;8086CPU 向存储

12、器单元中写入数据时,控制线 /RD 应输出( 高 )电平、/WR 应输出( 低 )电平。 计算机中存储器按( 字节 )组织,即每个存储单元含( 8 )个二进制位。 堆栈操作应满足( 前进后出 )的原则;指令队列应满足( 前进先出 )的原则。 堆栈操作中,SP 总是指向堆栈的( 堆顶 ) 。 CPU 寻址外设有( 独立编址 )和( 统一编址 )两种方式,8086CPU 采用( 独立编址 ) 。 8086CPU 寻址外设为独立编址方式,使用专门的指令为( IN )和( OUT ) 。 I/O 端口与存储器统一编址的主要优点是( 不需要专用控制线判别 ) 。 I/O 端口与存储器独立编址的主要优点是

13、( I/O 端口不占用存储器单元 ) 。 8086CPU 地址/数据线复用线在( T1 )时刻分离地址线,此时 8086CPU 控制线ALE 应输出( 高 )电平。 当存储器的读取时间大于 CPU 的读出时间时,8086CPU 根据控制线 READY 的状态,应在周期( T3 与 T4 )间插入( 等待 )周期。 若 8086CPU 工作于最小工作方式,控制线 MN/MX 应接( 高 )电平;若8086CPU 工作于最大工作方式,控制线 MN/MX 应接( 低 )电平。 当 8086CPU 向存储器写数据时,控制线 DT/R 应输出( 高 )电平;当 8086CPU从存储器读数据时,控制线 D

14、T/R 应输出( 低 )电平。 规则字既应从存储器的( 偶 )地址存放( 字以上 )数据;非规则字既应从存储器的( 奇 )地址存放( 字以上 )数据。 8086CPU 可访问( 64K )个 I/O 字节端口;( 32K )个 I/O 字端口。 在数据传送时,DMA 方式与中断方式比较,主要优点是( 数据传送速度快 ) 。 差错控制法中常用奇偶校验码和 CRC 校验码,在每一字节的末尾增加 1 比特的是 ( 奇偶校验码 ) 。 8086CPU 中,设堆栈段寄存器( SS)=2000H ;堆栈栈顶指针寄存器( SP)=0100H,执行指令 PUSH SP 后, (SP )=( 00FEH ) ;栈顶的物理地址是( 200FEH ) 。 8088CPU 的片内数据线为( 16 )条,片外数据线为( 8 )条。 8086CPU 的片内数据线为( 16 )条,片外数据线为( 16 )条。 若 CPU 的地址总线宽度为 N ,则可寻址( 2N )个存储器单元。 8

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 中学教育 > 试题/考题

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号