微机原理与接口技术教师指导手册教学课件作者孟虎微机教师指导手册03课件

上传人:E**** 文档编号:118221584 上传时间:2019-12-11 格式:PDF 页数:3 大小:99.11KB
返回 下载 相关 举报
微机原理与接口技术教师指导手册教学课件作者孟虎微机教师指导手册03课件_第1页
第1页 / 共3页
微机原理与接口技术教师指导手册教学课件作者孟虎微机教师指导手册03课件_第2页
第2页 / 共3页
微机原理与接口技术教师指导手册教学课件作者孟虎微机教师指导手册03课件_第3页
第3页 / 共3页
亲,该文档总共3页,全部预览完了,如果喜欢就下载吧!
资源描述

《微机原理与接口技术教师指导手册教学课件作者孟虎微机教师指导手册03课件》由会员分享,可在线阅读,更多相关《微机原理与接口技术教师指导手册教学课件作者孟虎微机教师指导手册03课件(3页珍藏版)》请在金锄头文库上搜索。

1、微机原理 课课 3 讲讲 微机教师指导手册微机教师指导手册 主讲人主讲人 课课 题题 8086/8088CPU 的外部结构 目的任务目的任务 1、了解 8086/8088CPU 的两种工作模式及其引脚定义; 2、了解有关 8086/8088 时序的基本概念。 重点难点重点难点 1、8088CPU 的两种工作模式以及各模式下引脚的功能 2、时序的概念以及 8088CPU 的各种时序的概念 教学方法教学方法 讲授 使用教具使用教具 传统教学法(粉笔和黑板) 提问作业提问作业 备课时间备课时间 年年 月月 日日 上课时间上课时间 年年 月月 日日 审审 批批 教研室主任(签字) : 年 月 日 抽抽

2、 查查 系主任(签字) : 年 月 日 231 8086/8088CPU 的工作模式 8088 的特点: 8088 CPU 是一块具有 40 条引出线的集成电路芯片; 为了减少芯片的引线,有许多引线具有双重定义和功能,采用分时复用方式工作,即在不同 时刻,这些引线上的信号是不相同的; 当 MN/MX=0 时,8088CPU 工作在最大模式之下;8088CPU 上的 MN/MX=1 时,8088CPU 工作在最小模式之下; 解释: 分时复用的定义 最小模式以及最大模式的定义 232 最小模式下的引线 学习要点:各引线的英文含义、引线的功能、输入或输出 1地址总线和数据总线 数据总线用来在 CPU

3、 与内存储器(或 I/O 设备)之间交换信息,地址总线由 CPU 发出,用 来确定 CPU 要访问的内存单元(或 I/O 设备)的地址信号。 AD0AD7:它们是地址、数据多路复用的输入输出信号线,其信号是经三态门输出的。此 处,A代表address,D代表data。 A8A15:它们是三态输出引线。在CPU寻址内存或接口时,由这些引线送出地址A8A15。 2地址/状态总线 A16A19/S3S6:这是 4 条时间复用、三态输出的引线。A代表address,S代表status。 3控制总线 IO/M:input output/memory,含义见课本。 WR:write,含义见课本。 DT/:

4、data transfer/ data receive,其含义见课本。 DEN:data concent RD:read READY:它是准备就绪输入信号,高电平有效。当CPU对存贮器或I/O进行操作时,在T3周 期开始采样READY信号。若其为低,表明被访问的存贮器或I/O还未准备好数据,则应在T3 周期以后,插入TW周期(等待周期) ,然后在TW周期中再采样READY信号,直至READY变 为有效(高电平) ,TW周期才可以结束,进入T4周期,完成数据传送。 INTR:interrupt,可屏蔽中断请求输入信号,高电平有效。 TEST:见课本 NMI:非屏蔽中断输入信号 RESET:它是

5、CPU 的复位输入信号,高电平有效。 INTA:interrupt allow,它是 CPU 输出的中断响应信号 HOLD:它是高电平有效的输入信号,用于向 CPU 提出保持请求。 HLDA:hold answer,这是 CPU 对 HOLD 请求的响应信号,是高电平有效的输出信号。 CLK:这个是时钟信号输入端。由它提供CPU和总线控制器的定时信号。8088 的标准时钟 频率为 5MHZ。 VCC:它是 5V电源输入引脚。 GND:它是接地端。 233 最大模式下的引线最大模式下的引线 当 MN/MX=0 时,8088CPU 工作在最大模式之下。此时,除引线 24 到 34 之外,其他引线

6、与最小模式完全相同。 2 S、 1 S、 0 S:这是最大模式下由 8088CPU 经三态门输出的状态信号。 RQ/ 0 GT 、RQ/ 0 GT :它们是总线请求允许引脚。 LOCK:它是一个总线封锁信号,低电平有效。 QS1、QS0:它是CPU输出的队列状态信号。 HIGH:在最大模式时始终为高电平输出。 241 时序的概念时序的概念 1时序的概念 所谓时序,是指计算机在工作过程中,CPU 发出的一系列控制信号之间的时间关系。 2内部时序和外部时序 内部时序是用于控制 CPU 各操作之间的工作过程的,一般情况下,我们不必去关注它。 外部时序是用于控制各种外围设备之间、或外围设备与 CPU

7、之间的信息交换过程的。也就 是说 8086/8088 的外部时序主要表现为读写存储器、访问总线的过程。 242 时钟周期、总线周期和指令执行周期 1时钟周期 所有的微处理器是在统一的时钟信号的控制下,按节拍进行工作的。一般情况下,这个时钟 信号就是系统的主频信号, 主频的周期也称时钟周期。 时钟周期是计算机系统的基本周期信 号,计算机的所有操作都是由时钟信号启动的。通常一个时钟周期完成一个最基本的操作, 即时钟周期是 CPU 执行操作的最小时间单位。 2总线周期 CPU 通过外部总线对存储器或 IO 端口进行一次信息的输入或输出过程所需的时间, 称为 总线周期。CPU 每执行一条指令,至少要通过总线对存储器访问一次(取指令) 。 8086 的总线周期至少由 4 个时钟周期组成。每个时钟周期称为T状态,用T1、T2、T3、和T4 表示。 3指令执行周期 CPU 执行一条指令所需的时间称为指令周期,指令周期从取指令开始,经过分析指令、对 操作数寻址,执行指令、到保存操作结果为止。 由于 8086/8088 系统中不同指令的长度不同,因此,不同指令的指令周期是不一样的,一般 情况下指令周期是时钟周期 T 的整数倍, 有些指令可能需要通过总线访问存储器或 I/O 不只 一次。

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 办公文档 > 其它办公文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号