Allegro16.3的使用总结

上传人:豆浆 文档编号:11660604 上传时间:2017-09-03 格式:PDF 页数:13 大小:336.61KB
返回 下载 相关 举报
Allegro16.3的使用总结_第1页
第1页 / 共13页
Allegro16.3的使用总结_第2页
第2页 / 共13页
Allegro16.3的使用总结_第3页
第3页 / 共13页
Allegro16.3的使用总结_第4页
第4页 / 共13页
Allegro16.3的使用总结_第5页
第5页 / 共13页
点击查看更多>>
资源描述

《Allegro16.3的使用总结》由会员分享,可在线阅读,更多相关《Allegro16.3的使用总结(13页珍藏版)》请在金锄头文库上搜索。

1、1. Allegro中我设置了highlight的颜色为白色,但选中后颜色是白蓝相间的,很不方便查看。是什么地方需要设置,哪位大虾告诉哈我? 答:setup/user preferences/display/display_nohilitefont 这个选项打勾就行了。 2. 不小心按了Highlight Sov后部分线高亮成白色,怎样取消? 答:这个是用来检查跨分割的,取消的办法是:如果是4层板的话,在电源层跟地层都铺上地网络,然后再按Highlight Sov刷新即可。 3. 如何更改Highlight高亮默认颜色? 答:可以在Display-Color/Visibility-Displa

2、y-Temporary Highlight里修改即可,临时修改颜色可以点Display-Assign Color来实现。 4. 如实现Highlight高亮部分网络,而背景变暗,就像Altium Designer那样? 答:可以在Display-Color/Visibility-Display-Shadow Mode打开该模式,并且选中Dim active layer即可。 5. 快速切换层快捷键 答:可以按数字区里的“-”或“+”来换层。 6. OrCAD跟Allegro交互时,出现WARNING CAP0072 Could not find component to highlight错误

3、等? 答:OrCAD输出网表,Allegro导入网表,确保两者对的上号,然后在Orcad选中元件,再右键Editor Select,即可在Allegro中选中该元件;反过来,在Allegro中要先Highlight某元件,在Orcad中变会选中该元件。 1.ORcad :首先打开orcad和allegro分别占1/2的窗口界面。然后orcad中 Tools/creatnetlist/PCB Editor中Create PCB Editor Netlist下的Options中设置导出网表的路径。然后确定导出网表。 2.Allegro:Files/Import/Logic/ 最底下的Import

4、directory中设置刚才导出网表的路径。然后导入即可,只要不出现error即可。 3.操作互动:首先在allegro中选中高亮display/Highlight,然后到orcad中选中一个元件或者引脚哪么对应的allegro中旧高亮显示了。当然了选中Dehighlight就可以不高亮显示了。 7. 关于盲孔及埋孔B/B Via的制作方法? 答:可先制作通孔Thru via,然后Setup-B/B via definitions-Define B/B via,如下图,完成后,再在Constraint Manager-Physical-all layers-vias里添加B/B Via即可。

5、8. 在用Router Editor做BGA自动扇出时,遇到提示无法找到xxx解决方法? 答:路径里不能有中文或者空格 。 9. 在制作封装时,如何修改封装引脚的PIN Number? 答:Edit-Text,然后选中PIN Number修改即可。 10. 对于一些机械安装孔,为什么选了pin后,选中老是删除不了? 答:因为这些Mechanical Pin属于某个Symbol的,在Find里选中Symbols,再右键该机械孔,点Unplace Component即可。 11. 在OrCAD里用Off Page Connector为什么没起到电气连接的作用? 答:先科普下: 1.off_page

6、 connector确实是用在不同页间比较合适,同一页中可以选择用连线,总线或者Place net alias来连通管脚,没有见过在同一页中用off_page connector的。 2.off_page connector在电气特性上是没有方向性的,但是在制图时,为了人看方便,所以使用的双向信号和单向信号的符号还是不同的,这是为了让人知道它是输入还是输出。电气特性的连接是在芯片做原理图封装时,对管脚定义时形成的。 原因分析:Off Page Connector用于平坦式电路图中多页面原理图电气连接(这些原理图必须从属于同一个Parent Sheet Symbol)。如下图所示才算同一个Par

7、ent sheet symbol。 12. 如何将两块电路板合成一块? 答:先将电路板A导出成Sub-drawing,然后电路板B再导入该Sub-drawing,同时原理图也合成一个原理图,完后创建网表Netlist,电路板B再导入该Netlist,此时电路板B存在一些未名的器件和已名的器件,因为导入Sub-drawing元件布局跟连线都跟原来的保持一致,但是去掉了电路板A中元件的网表信息的,而导入该Netlist则导入了网表信息,为了利用原来的元件布局,可用Swap-Component命令来交换元件网表信息而保持原来的布局不变。 13. 元件封装中的机械安装孔Mechanical Symbo

8、l? 答:使用Allegro PCB Design XL的Package symbol模板建立一个元件封装,对于有电气连接性的pin将其按照实际元件的引脚编号。而对于机械安装孔的pin,将其pin number删除掉,表明它是一个非电气连接性的引脚,大多数指安装孔。比如DB9、RJ45等接插件都具有两个(或者以上)的机械孔。 14. Mechanical Symbol已经存在库中,但Place-Manually在Mechanical Symbols里见不到? 答:在Placement里的Advance Settings选项卡中选中Library即可。 15. ORCAD画原理图时,off pa

9、ge connector 后加上页码的方法? 答:用ORCAD画原理图,很多ORCAD的SCH中,大多在offpage connector 加上一个页码。方法很简单:Tools-annotate-action-add intersheet reference即可。 16. 布线时,添加到约束中的所有的通孔和盲孔都可以显示,但是所有埋孔都不能显示,不知道为什么。比如,L1L2,L1-L3, L1-L8(8层板)都可以显示,但是L2L7,L3-L6都无法显示? 答:在pad制作时需要把microvia点上即可。 17. Allegro Region区域规则设置? 答:setup - constra

10、ints - constraint manager或者快捷菜单中带cm标记的,Cmgr图标启动constraints manager图表窗体,在窗体中选择objectcreateregion,此后就在表中设置一下物理或者间距规则,只不过在设置通孔时可以双击弹出选择过孔窗体,非常方便。最后设置完了点击OK,此后在allegro pcb的菜单中shape下有利用Rectangular建立一个矩形,然后在option中的active class 选择Constraint Region,subclass选择all.assgin to region选择你刚刚在规则管理中建立的区域规则名称,如果没有说明你

11、没有保存好,重新操作一遍以上的规则建立过程。 18. 与某个Symbol的引脚相连的Clins和Vias删除不了? 答:可能该Symbol为fix,Unfix该Symbol即可。 19. Allegro使用Fanout by pick功能时老是扇不出,而且停到一半卡死? 答:可能待扇出Symbol所在区域中存在Etch层的Shape,要删掉这些Shape才行。 20. 将某个网络设置成电源网络,并设置其电压、线宽等属性? 答:选中该Net,然后Edit-Properties,按下图修改其属性即可。或者也可以依次点击Tools-Setup Advisor-Next-Next-Identify D

12、C Nets-填入网络的Voltage即可。 21. 为什么器件bound相互重叠了,也不显示DRC错误呢?是不是哪里设置要打开以下? 3 u# n/ O$ F1 d3 # l. |答:有两种,一个是pin到pin的距离约束,主要是防止短路,需要在constrain中设置smd pin 到smd pin的距离,然后在setupconstrainmodes中的spacing modes中勾选smd pin to smd pin。 另外一个是检查两个器件是否重叠,需要用到place bound top/bottom,至于是顶层还是底层,要更具你的器件而定,这个规则只要是两个器件的place bou

13、nd层相互重叠就会报警,同样需要打开检查开关,在setupconstrainmodes中的design modes(package)中勾选package to package为on(其中on为实时监测,只要触犯规则就报警,batch为只有点击update drc才监测报警,off是不监测,违反规则不报警)。当然,Color/Visibility中Stack-UP中相应层中的DRC显示也要开启。 22. 拖动时为什么不显示鼠线?移动铺铜或元件时,原来与之相连的过孔和线都消失了,怎么解决? 答:Move时要选中Ripup Etch。选中Ripup Etch时将去掉跟该Symbol引脚相连的Clin

14、es,同时显示Rats,选中Stretch Etch时用Clines代替Rats,而什么都不选时则保留Clines同时显示Rats。所以移动铺铜或元件为保留原来的过孔和线,则不能选中Ripup Etch。 另外:定制Allegro环境 Find(选取) Design Object Find Filter选项: Groups(将1个或多个元件设定为同一组群) Comps(带有元件序号的Allegro元件) Symbols(所有电路板中的Allegro元件) Functions(一组元件中的一个元件) Nets(一条导线) Pins(元件的管脚) Vias(过孔或贯穿孔) Clines(具有电气特

15、性的线段:导线到导线;导线到过孔;过孔到过孔) Lines(具有电气特性的线段:如元件外框) Shapes(任意多边形) Voids(任意多边形的挖空部分) Cline Segs(在clines中一条没有拐弯的导线) Other Segs(在line中一条没有拐弯的导线) Figures(图形符号) DRC errors(违反设计规则的位置及相关信息) Text(文字) Ratsnets(飞线) Rat Ts(T型飞线) 文件类型: .brd(普通的电路板文件) .dra(Symbols或Pad的可编辑保存文件) .pad(Padstack文件,在做symbol时可以直接调用) .psm(Li

16、brary文件,保存一般元件) .osm(Library文件,保存由图框及图文件说明组成的元件) .bsm(Library文件,保存由板外框及螺丝孔组成的元件) .fsm(Library文件,保存特殊图形元件,仅用于建立Padstack的Thermal Relief) .ssm(Library文件,保存特殊外形元件,仅用于建立特殊外形的Padstack) .mdd(Library文件,保存module definition) .tap(输出的包含NC drill数据的文件) .scr(Script和macro文件) .art(输出底片文件) .log(输出的一些临时信息文件) .color(v

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 办公文档 > 其它办公文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号