数字电子技术期末复习资料综述

上传人:我** 文档编号:113795384 上传时间:2019-11-09 格式:DOC 页数:15 大小:691.19KB
返回 下载 相关 举报
数字电子技术期末复习资料综述_第1页
第1页 / 共15页
数字电子技术期末复习资料综述_第2页
第2页 / 共15页
数字电子技术期末复习资料综述_第3页
第3页 / 共15页
数字电子技术期末复习资料综述_第4页
第4页 / 共15页
数字电子技术期末复习资料综述_第5页
第5页 / 共15页
点击查看更多>>
资源描述

《数字电子技术期末复习资料综述》由会员分享,可在线阅读,更多相关《数字电子技术期末复习资料综述(15页珍藏版)》请在金锄头文库上搜索。

1、数字电子技术复习一、单选题1.74LS138是3线8线译码器,译码为输出低电平有效,若输入为A2A1A0=000时,输出应为(A)。A.11111110 B.11011111 C.11110111 D.11111011.2.以下电路中可以实现“线与”功能的有BA.与非门B.三态输出门C.集电极开路门D.不定3.,当时,DA.B.C.D.4.分别用842lBCD码表示(10011000)2为(B)(2分)A.230 B.98 C.9805.已知R、S是或非门构成的基本RS触发器输入端,则约束条件为BA.RS=0 B.R+S=1 C.RS=1 D.R+S=0.6.由两个TTL或非门构成的基本RS触

2、发器的置0端及置1端初始态均为高电平,若同时由高电平跳到低电平,则触发器状态应变为DA.置0 B.置1 C.保持D.不定.7.以下电路中常用于总线应用的有AA.TSL门B.OC门C.漏极开路门D.CMOS与非门.8.功能最全的触发器是(B)A.主从RS触发器B.JK触发器C.同步RS触发器D.D触发器.9.存在约束条件的触发器是AA.基本RS触发器B.D锁存器C.主从JK触发器D.D触发器.10.数字电路中使用的数制是(A)。A.二进制B.八进制C.十进制D.十六进制.11.在四变量卡诺图中,逻辑上不相邻的一组最小项为:(D)A.m1与m3B.m4与m6C.m5与m13D.m2与m8.12.仅

3、具有“置0”“置1”“保持”“翻转”功能的触发器是_A_。A.JK触发器;B.T触发器;C.D触发器;D.T触发器。.13.下列触发器具有空翻现象(B)A.边沿D触发器B.同步D触发器C.主从JK触发器14.设计一个6进制的同步计数器,需要个触发器。AA.3 B.4 C.5 D.6.15.42下列关于74LS194的描述,_A_是错误的。A.74LS194是通用移位寄存器,可以实现四种基本移位功能B.74LS194无法实现同步清零C.是双向移位寄存器D.74LS194的清零端子是以异步方式工作的.16.有一个与非门构成的基本RS触发器,欲使该触发器保持原态,则输入信号应为_B_。A.S=R=0

4、 B.S=R=1 C.S=1,R=O D.S=0,R=1.17.由与非门构成的基本RS触发器,当时,则(A)。A.Q=1 B.Q=0 C.Q不变D.Q不定.18.74LS138是3线8线译码器,译码为输出低电平有效,若输入为A2A1A0=110时,输出应为(A)。A.10111111 B.11111110 C.11111101 D.11111011.19.n个触发器的最大状态数是_C_。A.n B.2nC.2n D.2n-1.20.不能用作计数器的触发器是AA.同步RS触发器B.边沿D触发器C.边沿JK触发器.21.5对于T触发器,若原态Q=0,欲使新态Qn+1=1,应使输入T=DA.0B.不

5、确定C.QD.22.对于CMOS门电路,以下说法错误的是AA.输入端悬空会造成逻辑出错B.输入端接510K的大电阻接地相当于接高电平C.输入端接510的小电阻接地相当于接低电平D.噪声容限与电源电压有关.23.TTL门电路输入端悬空时,应视为AA.高电平B.低电平C.零电平D.不定.24.摩尔型时序逻辑电路的输出BA.只与当时外输入信号有关B.只与当时电路内部状态有关C.与外输入和内部状态都有关D.以上三种说法都对.25.由或非门组成的基本RS触发器,当R=1,S=0时,则是BA.Q=0 B.Q=1 C.无效状态D.保持状态26.已知Q1Q2Q3Q4是同步十进制计数器的输出,若以Q3作为进位。

6、则其周期和正脉冲宽度是BA.10个cp脉冲,正脉冲宽度为1个cp周期B.10个cp脉冲,正脉冲宽度为2个cp周期C.10个cp脉冲,正脉冲宽度为4个cp周期D.10个cp脉冲,正脉冲宽度为8个cp周期.27.已知R、S是或非门构成的基本RS触发器输入端,则约束条件为BA.RS=0 B.R+S=1 C.RS=1 D.R+S=0.28.寄存器由组成。CA.门电路B.触发器C.触发器和具有控制作用的门电路。.29在四变量卡诺图中,逻辑上不相邻的一组最小项为:(D)A.m1与m3B.m4与m6C.m5与m13D.m2与m8.30在下列触发器中,有约束条件的是CA.主从JK触发器B.主从D触发器C.同步

7、RS触发器D.边沿D触发器.31.电路的输出状态仅与当前的输入信号有关,与前一时刻的输出无关,这种电路为AA.组合电路B.时序电路C.门电路D.分立元件.32.二进制数1011012和下列数中(B)相等A.4610B.2D16C.548D.101101BCD.33.寄存器在电路组成上的特点是BA.有CP输入端,无数据输入端B.有CP输入端和数据输入端C.无CP输入端,有数据输入端D.CP输入端与数据输入端相连.34.TTL与非门的输入端在以下4种接法中,在逻辑上属于输入低电平的是DA.输入端经10k电阻接地B.输入端接同类与非门的输出电压3.6VC.输入端悬空D.输入端经51电阻接地.35.异

8、步计数器设计时,比同步计数器设计多增加的步骤是CA.画原始状态转换图B.进行状态编码C.求时钟方程D.求驱动方程.36某电视机水平-垂直扫描发生器需要一个分频器将31500Hz的脉冲转换为60Hz的脉冲,欲构成此分频器至少需要。个触发器。AA.10 B.60 C.525 D.31500.37.4选1数据选择器构成逻辑函数产生器的电路连接如图所示,该电路实现的逻辑函数是CA.B.C.D.38.逻辑函数F(A,B,C)=AB+BC+的最小项标准式为(D)。A.F(A,B,C)=m(0,2,4)B.F(A,B,C)=m(1,5,6,7)C.F(A,B,C)=m(0,2,3,4)D.F(A,B,C)=

9、m(3,4,6,7).39.含有n个变量的逻辑函数包含(C)个最小项。A.n B.2nC.2n D.n2.40.存在约束条件的触发器是AA.基本RS触发器B.D锁存器C.主从JK触发器D.D触发器.标准答案:A41.四输入的译码器,其输出端最多为(D)。A.4个B.8个C.10个D.16个.42仅具有“翻转”功能的触发器叫AA.JK触发器B.T触发器C.D触发器.43.TTL门电路输入端悬空时,应视为AA.高电平B.低电平C.零电平D.不定.44.定时器和计数器是同一个概念,具有相同的电路结构,通常对脉冲的计数,是计算事件发生的次数,称为计数器.DA.偶发B.上升沿C.下降沿D.周期性.45一

10、个4位二进制加法计数器初始状态为0000,经过2008次CP触发后它的状态将变为CA.0000 B.0110 C.1000 D.1001.46.逻辑函数的最简与或式为(A)。A.B.C.D.47.如果对键盘上108个符号进行二进制编码,则编码器输出至少()位二进制数码才能满足要求。BA.6 B.7 C.8 D.9.48.4个触发器可以构成位二进制计数器。CA.6位B.5位C.4位D.3位.49.一位8421BCD码十进制计数器至少需要个触发器。BA.3个B.4个C.5个D.6个.50.利用M进制计数器构成N(NM)进制计数器,异步清0法或异步置0法用于产生清0或置0信号的状态是AA.SN-1B

11、.SN-2C.SND.SN+1二、填空题1.(95.12)10=_10010101.00010010_8421BCD.2.三态逻辑电路有三种状态,分别是_高电平_|_低电平_和_高阻态_.3当T触发器的T=1时,触发器具有功能_翻转_.4.在状态图中,只要包含有_一个循环_的时序电路都可称为计数器。.5.产生序列11101000,至少需要_3_个触发器。.6.TTL与非门多余端的处理方法是_将多余输入端接高电平_。.7.函数的反演式=_(A+B)(B+C”)_;函数的对偶式=_A(B+C)_.8.门电路使用时需要外接负载电阻和电源的是_OC门_.9.(10111.011)B_23.375_D.

12、10.(465.4)O_309.5_D.11.图中能实现TTL门的功能_与非_.12.多个OC门输出端并联到一起可实现_线与_功能。.13.请将下列各数按从大到小的顺序依次排列:(246)O;(165)D;(10100111)B;(A4)H.14.在下列JK触发器、RS触发器、D触发器和T触发器四种触发器中,具有保持、置1、置0和翻转功能的触发器是_JK触发器_.15.优先编码器74LS148输入为,的优先级最高,输出为、。当选通输入端,其余输入端为1时,应为_001_.16.用二进制代码表示十进制数85时,至少需要_位二进制。.17.触发器可以记录_一_位二进制码。.18.在门电路中接口电路

13、的作用_驱动作用_.19.(316)10=_001100010110_8421BCD.20.(0.1001)2=_0.5625_10.21.CMOS门电路的静态功耗很低,随着输入信号频率的增加,功耗也会_增加_。.22.TTL集成JK触发器正常工作时,其和端应接_低_电平。.23.一个基本RS触发器在正常工作时,它的约束条件是,则它不允许输入=_0_且=_0_的信号。.24.与TTL门电路相比,CMOS电路具有结构简单,便于_提高_集成的优点。.25.三态门是在普通门的基础上增加_控制_电路构成的,它的三种输出状态是高电平、低电平和高阻态。.26.对于JK触发器,若J=K,则可完成_T_触发器的逻辑功能。.27.在三极管开关电路中,如果输入电平为低电平,三极管的工作状态是_截止_.28.触发器有_1_个稳定状态。.29.十进制数(21.125)转化成二进制数是_10101.001_.30.一个基本RS触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是_SR=0_.三、判断题1.在门电路使用中,TTL与非门闲置输入端悬空。().2.在门电路基本功能电路中,电平偏移结构中的二极管导通,输出为高电平。().3.4个触发器可以构成4位二进制计数器。().4.38当时序逻辑

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 高等教育 > 大学课件

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号