数字电子电路综合性设计性实验

上传人:好** 文档编号:112196646 上传时间:2019-11-05 格式:PPT 页数:24 大小:548.01KB
返回 下载 相关 举报
数字电子电路综合性设计性实验_第1页
第1页 / 共24页
数字电子电路综合性设计性实验_第2页
第2页 / 共24页
数字电子电路综合性设计性实验_第3页
第3页 / 共24页
数字电子电路综合性设计性实验_第4页
第4页 / 共24页
数字电子电路综合性设计性实验_第5页
第5页 / 共24页
点击查看更多>>
资源描述

《数字电子电路综合性设计性实验》由会员分享,可在线阅读,更多相关《数字电子电路综合性设计性实验(24页珍藏版)》请在金锄头文库上搜索。

1、数字电子电路综合性设计性实验 实验项目: 简易数字钟电路设计实验 实验目的: 数字钟是运用数字电路技术实现时、分、秒计时的装置,与 机械式时钟相比具有更高的准确性和直观性,且无机械装置, 具有更长的使用寿命,因此得到了广泛的使用。 数字钟从原理上讲是一种典型的数字电路,其中包括了组合 逻辑电路和时序电路。目前,数字钟的功能越来越强,并且有 多种专门的大规模集成电路可供选择。 本次综合设计实验要求同学们综合运用所学的数字电子电路 知识预先设计出一部数字钟的部分电路,之后在实验中进行实 际电路的搭接与调试。从而检查自己所学的理论知识,提高自 己实际运用知识的能力。 设计说明 1.数字钟电路的设计简

2、介 数字钟电路主要有振荡器,分频器,计数器和译码 显示电路构成。其电路原理图如下: 振荡器:555定时器组成产生时钟脉冲 分频器:由于振荡器产生的时钟脉冲信号过高,因此 需要进行分频处理,供计数器进行计数使用 。 计数器:是将分频后的时钟脉冲信号进行计数记录1Hz 的时钟信号,作为秒计数器,秒计数器记到60后清零 并向分计数器进位,以此类推。 译码器:由计数器输出的信号要显示在数码管上需要 经过译码,译码驱动电路将计数器输出的8421BCD码 转换为数码管需要的逻辑状态,并且为保证数码管正 常工作提供足够的工作电流。 显示器:电路由发光二极管(LED)数码管组成,将 译码器输出的电平信号显示成

3、阿拉伯数字。 设计要求 1.设计内容 设计数字钟的部分电路:时钟脉冲振荡电路;分频器 电路;计数器电路三部分。译码驱动和显示电路由实 验箱提供,不要求同学设计,但需要进行电路连接。 最终设计结果:两位显示,低位显示十进制数,高位 显示六进制数(即模拟秒计时),这样,当数码管显 示59时归零。 (1)数字钟的时钟脉冲振荡电路: 要求用555定时器构成的多谐振荡器产生50Hz的时钟脉 冲信号。给定元件参数:5端脚电容=0.01f,2端脚电 容=1f,电阻R2=10K 请计算电阻R1=?,实验中由10K电位器调节给定。 (2)分频器电路:采用74LS90型芯片进行时钟分频。 分频器接为十分频形式,将

4、多谐振荡器产生50Hz脉冲 信号分成5Hz信号输入给计数器。 (3)计数器电路:采用74LS90型芯片进行脉冲计数。 低位计数为十进制,给定时钟脉冲为分频器输出的5Hz 脉冲信号。高位计数为六进制(模拟秒计时),当计 数状态一到01100000立即清零。因为90有反馈清零端 ,所以用反馈清零法。给定时钟脉冲为低位产生的进 位信号。 2.选用元件要求 555定时器芯片,74LS90芯片,74LS00芯片,电位 器,电容,译码及显示电路,导线等。 3.元件使用说明 (1)555定时器:采用5V供电。 (2)74LS90芯片:芯片采用5V供电。 计数功能:Qa输出端连到B输入端,输入计数脉冲加 到输

5、入端A上。Qa,Qb,Qc,Qd分别为输出。 表7.6.2 74LS90的功能表 功能 输入输出 R01R02S91S92CP A CP B QDQCQB QA 清零11 置90011 二分频0000 五分频0000 十进制计数器0000QA 表7.6.2 74LS90的功能表 功能 输入输出 R01R02S91S92CP A CP B QDQCQB QA 清零11 置90011 二分频0000 五分频0000 十进制计数器0000QA 分频功能:将74LS90芯片Qd输出端连到A输入端上,输 入计数脉冲加到B输入端,即可得到一个对称的10分频 计数器,在Qa输出端上可得到一个10分频的方波。

6、 (3)数码管显示电路:数码管显示采用实验箱右上角 的发光数码管,数码管为共阴极,对应公共端为LEDx ,将LEDx接地,对应的数码管点亮。用Dx,Cx,Bx, Ax进行编码,可得到从0-9的显示。 1、计数器: 它是一种中规模集成电路,种类很多,不但可 以实现计数、分频,而且可以实现测量、运算、定 时、延时等控制功能。目前各类计数器均有典型产 品,如属于二进制计数器的74LS161、 74LS163,属于十进制计数器的74LS90、 74LS160等。 本实验采用的是74LS90二五十进制异步 计数器。74LS90的内 部结构是一个 二分频和五分频电路,可以独立地作 为二进制和五进制计 数器

7、使用,同时进行适当的连接又可以构成十进制 计数器。 74LS90芯片的顶视图: 4 1 2 357 89 6 101112 13 14 R92 CP1 R01R91 Q2 Q1 VCCNC GNDQ3NCQ0 CP2RO2 74LS90 内部电路图: 使用90芯片时注意: (1)二进制计数器的时钟输入端为CP1, 输出端为Q0; (2)五进制计数器的时钟输入端为CP2, 输出端为Q3 、Q2、 Q1 。 (3)如果将Q0与CP2相连,CP1作时钟输入端, Q3 Q0 作输出 端,则为8421BCD码十进制计数器。 (4)如果将Q3与CP1相连,CP2作时钟输入端,从高位到 低位的输出为Q0 Q

8、3 Q2 Q1 时,则构成5421BCD码十进制 计数器。 4 1 2 357 89 6 101112 13 14 R92 CP1 R01R91 Q2 Q1 VCCNC GNDQ3NCQ0 CP2RO2 74LS90 90芯片的功能表: 两种接法的态序表 74LS90构成十进制计数器的两种接法 (a) 8421 BCD码接法; (b) 5421 BCD码接法 2、译码器: 译码器的种类有很多,使用比较多的为8421码二十 进制译码器。本实验采用74LS48译码器。 48的引脚图: 16 2 VCC 14 BGND 4 13 f 1211 e D BCD码七段译码器 1 A 10 BI/RBO

9、b 7 9 c 6 15 3 LT 5 a 8 C dg RBI 7448 3、显示器: 本实验采用发光二极管组成的共阴极七段数码管。 共阴极 : (2)将7490连接成5421编码十进制计数器,重复上述内容,并分析显示 数字的情况。 3、综合设计: 利用7490芯片及与非门74LS20芯片,设计一个六进制的计数器(用 两种方法实现),并在实验箱上采用译码器7448和显示器显示其结果同 时用示波器观察其输出波形。 你可以用7490芯片尝试设计任意进制的计数器。 4.电路调试注意事项: 由于此次设计综合性实验接线较为复杂,因此, 我们要求先分别调试各个电路的功能,待其功能达 到要求后再将电路组成

10、系统进行联调。建议先调 555定时器电路,产生50Hz时钟脉冲信号,再进行 74LS90芯片的分频功能测试和译码显示电路的功能 测试,然后再组成实际整体电路。 实验线路导线应尽可能短,特别是555定时器电 路,以免引入干扰信号。 实验要求: 1.必须撰写出预习实验报告,选定所需元件规格,设 计好电路原理图,并在电路原理图中标明芯片引脚号 。凭预习报告进入实验室! 2.每2人一组,在实验室要严肃认真,不在实验室做与 本实验无关的事情,实验开始后严禁随意走动。 3.实验台上仪器设备要放置合理,不得在仪器设备上 乱放导线或其他零物,以免意外短接造成人身事故。 不要将书包置于实验区域。绝对禁止在实验室

11、吃东西 、喝饮料。 4.实验报告要用统一电学实验报告纸撰写,或用A4纸 打印。必须详细写出设计说明、元件及参数选择,要 有电路原理图,调试说明和收获! 图示电路的初态Q2Q1=00,加入3个时钟正脉冲 后,电路的状态将变为( )。 A) 0 0 B) 0 1C) 1 0 D)1 1 逻辑电路如图所示,触发器初态Q=0,当A=“0”, B=“1”时,CP 脉冲来到后D触发器 ( )。 A)保持原状态 B) 置“0” C)置“1” D) 不定 逻辑电路如图所示,输入为 X,Y ,同它功能相同的是( ) 。 A) 同步RS 触发器 B) JK 触发器 C) 基本RS 触发器 D)T 触发器 七、由主从型JK FF构成的同步时序电路中,已知其 控制输入方程及输出方程如下,试画出其逻辑图: 已知逻辑电路图及其CP 脉冲波形。试列出逻辑图的状态表,并判 断是几进制,加法还是减法?同步还是异步?(设 的初 始状态均为“0”)。 用4片容量为84位RAM芯片实现存储容量为324位 存储器电路,画出其线路连接图(地址线、数据线 、控制线)。

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 办公文档 > 事务文书

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号